Fターム[5J106JJ00]の内容
発信器の安定化、同期、周波数シンセサイザ (26,591) | 構成要素の特性改善 (824)
Fターム[5J106JJ00]の下位に属するFターム
発振回路、VCO (253)
位相比較(弁別)回路 (134)
周波数比較(弁別)回路 (21)
フィルタ回路 (84)
周波数変換回路 (57)
位相変換回路 (78)
同期化クロック制御回路 (49)
チャージポンプ回路 (109)
同期・非同期検出回路 (38)
Fターム[5J106JJ00]に分類される特許
1 - 1 / 1
クロックデータリカバリ回路
【課題】簡易な構成で、データおよびクロック間のタイミングスキューの制約をなくすとともに、データの周波数可変範囲を広くとることができるCDR回路を提供する。
【解決手段】CDR回路は、基準クロック信号を用いてクロック信号を所望の周波数にロックするLTモードと、クロック信号をデータ信号に位相同期させる通常動作モードとを有する。CDR回路は、VCOと、入力信号を平滑化して制御電圧を生成してVCOに出力するLPFと、LTモード時に、基準クロック信号とクロック信号との周波数比較を行ない、該比較結果に応じた信号をLPFに出力する周波数ループと、通常動作モード時に、データ信号とクロック信号との位相比較を行ない、該比較結果に応じた信号をLPFに出力する位相ループと、基準クロック信号の周波数カウント値に応じてVCOに設定する周波数レンジを調整する周波数検出回路とを備える。
(もっと読む)
1 - 1 / 1
[ Back to top ]