説明

Fターム[5J098BA00]の内容

能動素子を用いた回路網 (5,588) | 結合回路網の機能と構成 (43)

Fターム[5J098BA00]の下位に属するFターム

Fターム[5J098BA00]に分類される特許

1 - 1 / 1


【課題】差動出力回路を構成するトランジスタの信号を伝える速度にばらつきがあったり、差動出力回路に入力される電源電圧に変化が生じた場合等に発生するクロスポイントの変動を、少ない素子で、小さくすることが可能な差動出力回路を提供すること。
【解決手段】正信号出力回路2と負信号出力回路3に、P型トランジスタ4に送る信号の遅延を形成し、N型トランジスタを含む遅延回路8と、N型トランジスタ5に送る信号の遅延を形成し、P型トランジスタを含む遅延回路9をそれぞれ設け、遅延回路9は、入力された信号37をP型トランジスタの信号を伝達する速度に応じて遅延し、遅延回路8は、入力された39信号N型トランジスタの信号を伝達する速度に応じて遅延することを特徴とする差動出力回路1である。 (もっと読む)


1 - 1 / 1