説明

Fターム[5F082BA31]の内容

バイポーラIC (6,722) | 素子構造 (2,196) | エミッタ (146)

Fターム[5F082BA31]の下位に属するFターム

Fターム[5F082BA31]に分類される特許

81 - 83 / 83


【課題】
バイポーラ・デバイス、トランジスタ・デバイス、ならびにトランジスタおよびバイポーラ相補型金属酸化膜半導体(BiCMOS)デバイスを製造する方法を提供することを目的とする。
【解決手段】
コレクタ(112)、コレクタの上方の真性ベース(118)、コレクタに隣接するシャロートレンチ分離領域(114)、真性ベースの上方の隆起外部ベース(202)、外部ベースの上方のT字形のエミッタ(800)、エミッタに隣接するスペーサ(700)、および、スペーサによりエミッタから分離されるシリサイド(400)層を有する、バイポーラ相補形金属酸化膜半導体(BiCMOS)またはNPN/PNPデバイスを開示する。 (もっと読む)


この集積回路(1)は、シリサイド化部(122)及び非シリサイド化部(123)を有する第1のシリコン層(120)を有する抵抗素子などの電気的装置(2)と、例えばキャパシタ、電界効果トランジスタ又は不揮発性メモリゲート堆積部などの他の電気的装置(3)とを有する。他の電気的装置(3)は、誘電層厚さ(D)を有する誘電層(130)を有する。電気的装置(2)の非シリサイド化部(123)は、誘電層厚さ(D)を有する他の誘電層(131)により被覆され、シリサイド化部(122)は、他の誘電層(131)により被覆されない。このような集積回路(1)は、リソグラフィ工程数の少ない本発明による方法によって形成可能となる。

(もっと読む)


半導体部品は、半導体基板(110)と、半導体基板の上方のエピタキシャル半導体層(120)と、エピタキシャル半導体層内のバイポーラトランジスタ(770、870)と、エピタキシャル半導体層内の電界効果トランジスタ(780、880)とを含む。エピタキシャル半導体層の一部によって、バイポーラトランジスタのベースと電界効果トランジスタのゲートとが形成され、エピタキシャル半導体層のその一部は実質的に均一なドーピング濃度を有する。同じまたは他の実施形態においては、エピタキシャル半導体層の異なる部分によって、バイポーラトランジスタのエミッタと電界効果トランジスタのチャネルとが形成され、エピタキシャル半導体層のその異なる部分はエピタキシャル半導体層の一部の実質的に均一なドーピング濃度と同じかまたは異なる実質的に均一なドーピング濃度を有する。
(もっと読む)


81 - 83 / 83