説明

Fターム[4M118HA30]の内容

固体撮像素子 (108,909) | 実装 (9,089) | 回路接続方法 (2,574) | ボンディングパッド (1,006)

Fターム[4M118HA30]に分類される特許

1 - 20 / 1,006






【課題】加工精度を維持しつつ、固体撮像装置の特性劣化を抑制する。
【解決手段】固体撮像装置に設けられるカラーフィルタは、格子状に形成される、複数の画素のうちの所定の画素に対応した所定の色成分のフィルタと、所定の色成分のフィルタが形成される領域以外の領域に形成される、他の画素に対応した他の色成分のフィルタと、所定の色成分のフィルタと他の色成分のフィルタとの境界に、光透過率を減衰させる光減衰膜とを備え、所定の色成分のフィルタが形成される領域は、少なくとも一部で互いに結合し、他の色成分のフィルタおよび光減衰膜の底面は、所定の色成分のフィルタの底面より低い。本技術は、例えばCMOSイメージセンサに適用することができる。 (もっと読む)


【課題】小型化もしくは受光部の拡大が可能で、信頼性を確保でき、さらに、解像度特性を改善できる放射線検出器を提供する。
【解決手段】複数の光電変換素子13が配列された受光部14、および光電変換素子13と電気的に接続された素子用電極パッド15を有する固体撮像素子12を備える。外部接続用電極パッド18およびこの外部接続用電極パッド18と電気的に接続されている電極端子19を有する基台17に、固体撮像素子12を固定する。素子用電極パッド15と外部接続用電極パッド18とを配線20で電気的に接続する。素子用電極パッド15、外部接続用電極パッド18および配線20を一体に被覆する保護層21を気相成長法によって形成する。固体撮像素子12の受光部14上とともに、保護層21で被覆された素子用電極パッド15、外部接続用電極パッド18および配線20上にシンチレータ層22を形成する。配線20をシンチレータ層22内に埋没固定する。 (もっと読む)


【課題】チップサイズを増大することなく、キャパシタの容量を増やすことができる半導体集積回路を提供する。
【解決手段】半導体基板10上にメインブロック11と周辺ブロック12とが混載された半導体集積回路において、半導体基板10上のメインブロック11に形成され、第1のトレンチキャパシタを有するメイン回路と、半導体基板10上の周辺ブロック12に形成され、第2のトレンチキャパシタを有するアナログ回路とを備える。 (もっと読む)


【課題】電磁適合性(EMC)の問題を改善することができる半導体装置を提供する。
【解決手段】第1主面と第2主面とを有する半導体基板10と、第1主面上に形成され、入射光を電気信号に変換するセンサ部31と、第1主面上に形成されたロジック回路12と、センサ部31及びロジック回路12上に形成され、電磁波を遮断するシールド層14と、第2主面上に配置されたカラーフィルタ37と、カラーフィルタ37上に配置されたマイクロフィルタ38とを有する。 (もっと読む)


【課題】屈折率調整が容易で光学設計がしやすいとともに、防曇性膜を有する光学部品を提供する。
【解決手段】透明基材と、前記透明基材上に積層され、少なくとも一部が親水性金属酸化物からなる光透過性の光学薄膜と、を有する光学部品であって、前記光学薄膜が、マトリックスによって内部に空隙を有する金属酸化物微粒子が結合された多孔質構造であることを特徴とする、光学部品。 (もっと読む)


【課題】TDI動作によって撮像を行う際に、撮像に要する時間を短くすることができる固体撮像装置を提供する。
【解決手段】固体撮像装置1Aは、M×N個(M,Nは2以上の整数)の画素がM行N列に2次元配列されて成る撮像面12、撮像面12に対して列方向の一端側に各列毎に配置されたN個の信号読出回路20、及び、撮像面に対して列方向の他端側に各列毎に配置されたN個の信号読出回路30を有するCCD型の固体撮像素子10と、信号読出回路20から各列毎に出力される電気信号をディジタル変換したのちシリアル信号として順次出力する半導体素子50と、信号読出回路30から各列毎に出力される電気信号をディジタル変換したのちシリアル信号として順次出力する半導体素子60とを備える。 (もっと読む)


【課題】CCD型の固体撮像装置において、水平方向の読み出しの際の転送動作による発熱を効率良く放熱し、且つ出力信号に含まれるノイズを低減する。
【解決手段】固体撮像装置2Aは、M×N個(M,Nは2以上の整数)の画素がM行N列に2次元配列されて成る撮像面12、及び、撮像面12に対して列方向の一端側に各列毎に配置されており各列から取り出される電荷の大きさに応じた電気信号をそれぞれ出力するN個の信号読出回路20を有するCCD型の固体撮像素子10と、信号読出回路20から各列毎に出力される電気信号をディジタル変換してシリアル信号として順次出力するC−MOS型の半導体素子50と、主面81a及び裏面81bを有する伝熱部材80と、裏面81b上に設けられた冷却ブロック84とを備え、半導体素子50と伝熱部材80の主面81aとが互いに接合されている。 (もっと読む)


【課題】撮像素子が実装された後のフレキシブルプリント配線板の厚さが薄く、小型な撮像ユニット及び前記撮像ユニットを備えた内視鏡と前記撮像ユニットの製造方法を提供する。
【解決手段】撮像素子、及びフレキシブルプリント配線板を含む撮像ユニットにおいて、前記撮像素子は、受光部、前記受光部に電気的に接続された金属配線層、前記金属配線層に形成された金属パッド、及び前記金属パッドを受光側とは反対側に露出させるように設けられた開口部、を含み、前記フレキシブルプリント配線板は、前記開口部内において前記金属パッドと電気的に接続される金属線を含み、かつ前記撮像素子の受光側とは反対側の面上に接着剤によって接着される。 (もっと読む)


【課題】本発明は、再分極を行うことなく、赤外線を検出することができる焦電型赤外線検出素子、焦電型赤外線撮像素子および焦電型赤外線撮像装置を提供する。
【解決手段】本発明の焦電型赤外線検出素子Dは、一対の下部電極層および上部電極層と前記一対の下部電極層および上部電極層間に配置される強誘電体材料とを備える焦電部11と、前記一対の下部電極層および上部電極層間に所定の電圧値Viの電圧を印加するための電圧印加部12と、電圧印加部12によって前記一対の下部電極層および上部電極層間に前記所定の電圧値Viの電圧を印加した電圧印加分極状態から自然分極状態までに焦電部11で生じた電荷量に関係する所定の物理量を測定する測定部13とを備える。 (もっと読む)


【課題】隣接ビアを伝送される信号間の干渉を低減でき、ひいてはビア数の増大を抑止でき、センサを搭載したチップの面積、実装工程を低減でき、結果的にコスト削減を図ることができる半導体装置、固体撮像装置、およびカメラシステムを提供する。
【解決手段】第1チップ110と、第2チップ120と、を有し、第1チップ110と第2チップ120は貼り合わされた積層構造を有し、第1チップと第2チップ間の配線は、ビア114を通して接続され、第1チップ110は、各センサ111で発生したアナログ信号を時間離散化した信号が、対応するビアを介して第2チップに伝送され、第2チップ120は、ビアを介した第1チップから伝送された信号を第1チップでサンプリングしたタイミングとは異なるタイミングでサンプリングする機能と、量子化してデジタル信号を得る機能と、を含む。 (もっと読む)


【課題】開口率を著しく向上することが可能な光検出装置を提供すること。
【解決手段】光検出装置1は、半導体基板1Nを有する半導体光検出素子10Aと、半導体光検出素子10に対向配置される搭載基板20とを備える。半導体光検出素子10Aは、ガイガーモードで動作すると共に半導体基板1N内に形成された複数のアバランシェフォトダイオードAPDと、それぞれのアバランシェフォトダイオードAPDに対して電気的に接続されると共に半導体基板1Nの主面1Nb側に配置された電極E7とを含む。搭載基板20は、電極E7毎に対応して主面20a側に配置された複数の電極E9と、それぞれの電極E9に対して電気的に接続されると共に主面20a側に配置されたクエンチング抵抗R1とを含む。電極E7と電極E9とが、バンプ電極BEを介して接続されている。 (もっと読む)


【課題】パッドの腐食を抑制することにより、金属材料とパッドとの接続性を向上させることができるようにする。
【解決手段】本開示の半導体素子は、内部回路の外部端子となる電極と、前記電極の表面に形成され、外部水分が接触しないように前記電極を保護する無機材料の薄膜である保護膜とを備える。本開示は、半導体素子、撮像素子、撮像モジュール、撮像装置、並びに、製造装置および方法に適用することができる。 (もっと読む)


【課題】一層のノイズ低減を図ることができることはもとより、低周波ノイズの低減を図ることができる比較器、AD変換器、固体撮像装置、およびカメラシステムを提供する。
【解決手段】比較器500Aは、第1の入力サンプリング容量C511と、第2の入力サンプリング容量C512と、出力ノードdと、一方の入力端子に、第1の入力サンプリング容量を介して、信号レベルが傾きをもって変化するスロープ信号を受け、他方の入力端子に、第2の入力サンプリング容量を介して入力信号を受けて、スロープ信号と入力信号との比較動作を行う差動比較部としてのトランスコンダクタンス(Gm)アンプ511と、Gmアンプの出力部cと出力ノードdとの間に配置され、Gmアンプの出力部の電圧を一定に保持するアイソレータ530とを有する。 (もっと読む)


【課題】MOS型固体撮像素子において、チップ面積に対して画素領域の占める面積比率をより高めることができる。
【解決手段】第1の基板10から第n(nは2以上の整数)の基板が接続部を介して電気的に接続され、かつ段積みされた固体撮像装置であって、第m(mは1以上n以下の整数)の基板は、光電変換素子を含む画素を有する画素領域50を備え、第mの基板以外の他の基板は、画素の駆動の用に供する回路要素を有する第一垂直走査回路160と第二垂直走査回路161とを備え、他の基板の領域のうち、画素領域と垂直方向に重なる重複領域51内に、第一垂直走査回路160と第二垂直走査回路161との少なくとも一部分が配置されている。 (もっと読む)


【課題】裏面照射型の固体撮像素子を備えたチップ領域が複数配列された固体撮像素子ウエハにおいて、個片化されるチップ領域のサイズを縮小し、これにより固体撮像素子の小型化を図る。
【解決手段】複数のチップ領域200と、チップ領域200を囲んで配置された分割領域300と、各チップ領域200に設けられた光電変換部20と、各チップ領域200において光電変換部20に対する受光面Aとは逆の表面側に設けられた駆動回路と、駆動回路に接続され各チップ領域200において表面側に引き出されたデバイス用端子33と、駆動回路に接続され分割領域300において受光面A側に露出された検査用端子400とを備えた固体撮像素子ウエハ100−1である。 (もっと読む)


【課題】 光電変換装置において、デジタル回路間の電圧変動により生じるノイズを低減する。
【解決手段】 本発明の光電変換装置は、画素駆動部と、所定の信号処理を行うデジタル回路を有する信号処理部と、が同一半導体基板に配された光電変換装置であって、前記画素駆動部のデジタル回路には第1電圧と前記第1電圧と値の異なる第2電圧とが供給され、前記信号処理部のデジタル回路には第3電圧と前記第3電圧と値の異なる第4電圧とが供給され、前記画素駆動部のデジタル回路に第1電圧を供給する第1導電体の主たる部分と前記信号処理部のデジタル回路に第3電圧を供給する第2導電体の主たる部分とが分離されていることを特徴とする。 (もっと読む)


1 - 20 / 1,006