説明

Fターム[5F033HH14]の内容

Fターム[5F033HH14]に分類される特許

161 - 180 / 1,078


【課題】長期間貯蔵された古い金属ナノ粒子を含有する組成物を用いた場合であっても、高い導電性を有する電子デバイスの導電性フィーチャを提供することである。
【解決手段】電子デバイスの導電性フィーチャは、有機系安定剤が表面上に存在する金属ナノ粒子を含有する組成物を、基材上に成膜して成膜組成物を形成し、前記成膜組成物を加熱し、前記成膜組成物をアルカリ組成物に接触させて導電性フィーチャを形成する、ことを含む方法により形成される。前記アルカリ組成物としては、水酸化ナトリウム、水酸化カリウム、水酸化カルシウム、水酸化マグネシウム、アンモニア、炭酸ナトリウム、酢酸ナトリウム、有機アミン、イミダゾール、ピリジン、又はその混合物を含むことが好ましく、有機安定剤としては、チオール、アミン、カルボン酸、カルボン酸塩、ポリエチレングリコール、又はピリジンであることが好ましい。 (もっと読む)


【課題】パッドピッチに対応させてプローブ針の間隔を狭くすることができるようにする。
【解決手段】この半導体装置は、絶縁膜110上に形成されたパッド120と、パッド120に形成された凹部121と、凹部121内に形成された金属層122とを備える。パッド120は接続領域126及びプローブ領域124を備えている。接続領域126にはボンディングワイヤやバンプなどの接続部材が接続される。プローブ領域124は、半導体検査装置のプローブ針が接する領域である。そして金属層122はプローブ領域124に設けられている。パッド120は矩形であり、プローブ領域124は、パッド120のうち半導体装置の内側を向いている辺を含むように形成されている。金属層122は、パッド120よりもイオン化傾向の小さい金属により形成されている。 (もっと読む)


システム及び方法が、電圧切り換え可能な誘電体材料に1つ以上の材料を付着させることを含む。特定の態様では、電圧切り換え可能な誘電体材料が、導電バックプレーン上に配置される。いくつかの実施形態では、電圧切り換え可能な誘電体材料が、付着に関する特性電圧が相違する複数の領域を含む。いくつかの実施形態は、マスキングを含み、取り除くことが可能なコンタクトマスクの使用を含むことができる。特定の実施形態は、電気グラフトを含む。いくつかの実施形態は、2つの層の間に配置される中間層を含む。 (もっと読む)


【課題】MRAMを含む半導体装置において、MRAMの特性を向上することができる技術を提供する。
【解決手段】配線L3およびデジット配線DLを形成した層間絶縁膜IL3の表面に対してプラズマ処理を実施する。まず、半導体基板1Sをチャンバ内に搬入し、窒素を含有する分子(アンモニアガス)と窒素を含有しない不活性分子(水素ガス、ヘリウム、アルゴン)とからなる混合ガスをチャンバ内に導入する。このとき、窒素を含有する分子の流量よりも窒素を含有しない不活性分子の流量が多い条件で、混合ガスを導入し、混合ガスをプラズマ化してプラズマ処理を実施する。 (もっと読む)


【課題】製造工程の複雑化と製造コストの高価格化を招くことなく、多層電極間の接続を容易に行うことが可能な電極基板の製造方法、電極基板、及び薄膜トランジスタを提供する。
【解決手段】下地層の上に、下層電極、層間絶縁膜、上層電極がこの順番で積層され、下層電極と上層電極とが層間絶縁膜に形成された開口部を介して電気的に接続された電極基板の製造方法であって、下地層の上に、電極材料を含有する溶液を塗布した後、乾燥させて下層電極を形成する工程と、下層電極が形成された下地層の上に、開口部を有する層間絶縁膜を形成する工程と、開口部に溶液の溶媒を滴下し、開口部に位置する下層電極を溶解した後、乾燥させることにより、電極材料を開口部の内壁に沿ってコーヒーステイン形状に形成する工程と、電極材料が開口部の内壁に沿ってコーヒーステイン形状に形成された層間絶縁膜の上に上層電極を形成する工程と、を有する。 (もっと読む)


半導体材料(1)上に少なくとも1つの導体を形成する方法は、(E1)−シルクスクリーン印刷によって第1の高温ペーストを堆積させるステップと、(E2)−前のステップの間に堆積された第1の高温ペーストに少なくとも部分的に重ねて、シルクスクリーン印刷によって、低温ペーストを堆積させるステップとを有する。 (もっと読む)


【課題】高密度で微細なパターンの断線を低温プロセスによって修正可能な回路基板の欠陥修正方法を提供する。
【解決手段】基板1上に形成された配線3の断線箇所Dを含む基板1の露出面領域に、光照射によって濡れ性が変化する物質を用いた濡れ性調整層5を成膜する。次の第2工程では、濡れ性調整層5における断線個所Dに対応する部分、またはそれ以外の部分に光を照射する。これにより濡れ性調整層5における断線個所に対応する部分の電極形成液に対する濡れ性を、それ以外の部分よりも高くする。その後断線個所Dに対応する濡れ性調整層5部分上に電極形成液を供給して乾燥させる。これにより、断線個所Dに電極形成液を乾燥させた修正電極パターン7を形成する。 (もっと読む)


【課題】 今後の素子の微細化に対応できる、貫通電極を備えた半導体装置の製造方法を提供すること。
【解決手段】 半導体装置の製造方法は、第1の主面および該第1の主面に対向する第2の主面を有する半導体基板10と、半導体基板10の第1の主面上に設けられた電極パッド26と、半導体基板10の前記第1の主面と前記第2の主面との間を貫通する貫通孔100内に設けられ、電極パッド26と接続する貫通電極23とを具備してなり、貫通孔100の前記第1の主面側には、電極パッド26と貫通電極23とが直接的に接続する第1の接続部と、電極パッド26と貫通電極23とが間接的に接続する第2の接続部とを含み、前記第1の主面上に電極パッド26を形成する工程と、半導体基板10を加工し、貫通孔100を形成する工程であって、貫通孔100内において電極パッド26の一部が露出する前記工程と、貫通孔100内に貫通電極23を形成する工程とを含む。 (もっと読む)


【課題】高い実装信頼性が得られる半導体装置及びその製造方法を提供する。
【解決手段】半導体装置は、半導体構造部13、14と、半導体構造部の主面側に設けられた配線層16、17と、配線層における半導体構造部が設けられた面の反対側の面に設けられ、配線層と電気的に接続された電極パッド21、22と、電極パッド21、22に対して各々が互いに離間して接合された複数の金属ピラー31と、複数の金属ピラー31の先端部に共通に設けられた外部端子41とを備え、個々の金属ピラー31の径が外部端子41の径よりも小さい。 (もっと読む)


【課題】漏れ電流の大きいキャパシタを電気的に切断することができるキャパシタ・モジュールを含む半導体構造、これを製造する方法、およびこれを動作させる方法を提供する。
【解決手段】モジュール化したキャパシタ・アレイは複数のキャパシタ・モジュールを含む。各キャパシタ・モジュールは、キャパシタと、このキャパシタを電気的に切断するように構成されたスイッチング・デバイスと、を含む。スイッチング・デバイスは、キャパシタの漏れのレベルを検出するように構成された検知ユニットを含み、漏れ電流が所定のレベルを超えるとスイッチング・デバイスがキャパシタを電気的に切断するようになっている。各キャパシタ・モジュールは、単一のキャパシタ・プレート、2つのキャパシタ・プレート、または3つ以上のキャパシタ・プレートを含むことができる。漏れセンサおよびスイッチング・デバイスを用いて、漏れを生じたキャパシタ・アレイのキャパシタ・モジュールを電気的に切断し、これによってキャパシタ・アレイを過剰な電気的漏洩から保護する。 (もっと読む)


【課題】半導体回路装置と外部機器との電気的接続を、簡易に安定させることができる半導体回路装置の製造方法などを提供する。
【解決手段】半導体回路形成工程と、半導体回路160を囲む絶縁層140の一部を除去し、絶縁層140を半導体回路160と接する第1の絶縁部140、及び第1の絶縁部140と分離した第2の絶縁部140bに分離し、第2の絶縁部140bの半導体回路160側の側面を傾斜面にする第1の除去工程と、パッシベーション層形成工程と、第2の絶縁部140bの一部及びパッシベーション層180の一部を転写元基板100の基板面に対して垂直方向に除去する第2の除去工程と、転写元基板100と転写先基板とを貼り合わせる接着剤硬化工程と、転写元基板100及び第2の絶縁部140bを、転写先基板等から剥離させる剥離工程と、を備える。 (もっと読む)


【課題】より効率良く光学装置を製造できる光学装置の製造方法を提供すること。
【解決手段】 複数の光学素子1を備える光学素子シート6を、配線パターン3が形成された基板シート7に接合する工程と、上記接合する工程の後に、光学素子シート6を切断することにより、複数の光学素子1どうしを分離する工程と、上記接合する工程の後に、基板シート7を切断することにより、光学素子1と接合している配線基板を形成する工程と、を備える。 (もっと読む)


【課題】ウェットエッチングにより形成される配線の線幅のばらつきが抑えられた半導体素子を提供する。
【解決手段】半導体素子の製造方法は、半導体層14上に電極11を形成する工程と、半導体層14上に、電極11に達する配線接続孔12aを有し、配線接続孔12aの周りに凹部12bが形成された層間絶縁膜12を形成する工程と、層間絶縁膜12上から配線材料18を堆積する工程であって、層間絶縁膜12の凹部12bに対応して配線材料18に凹部18aが形成される工程と、配線材料18上に、電極11に配線接続孔12aを介して接続される配線13を形成するためのレジスト膜19を、配線材料18に形成された凹部18aを覆うように形成する工程と、レジスト膜19をマスクとしてウェットエッチングを行い、配線材料18を選択的に除去して配線13を形成する工程と、を含む。 (もっと読む)


【課題】チップデバイスの高密度実装時に用いる貫通電極付き基板を効率よく製造する手段を提供する。
【解決手段】貫通電極付き基板の製造工程は、貫通電極を構成する導電体材料の微粒子を液体に懸濁させる工程;上記の導電体材料の微粒子が通過し得ず、また上記の液体のみが通過可能なフィルター層140を、貫通孔102を有する基板101の片面に接触させる工程;フィルター層に接していない方の上記の基板面側から上記懸濁液130を圧力を加えながら貫通孔内に流し込み、上記貫通孔内に導電体微粒子を堆積させる工程;上記貫通孔内に堆積した導電体微粒子を濡らしている液体を乾燥させる工程;上記導電体微粒子が堆積している貫通孔内に導電性ペーストを注入し、その後に乾燥・硬化させる工程からなる。尚、導電体微粒子として合金からなる微粒子を用い、これを合金の融点以上の温度で溶解させたのち、冷却・固化させて貫通電極を形成する方法もある。 (もっと読む)


【課題】凹凸のあるスルーホール部分であっても、層間絶縁膜の上下の導電層間で良好な電気的な接続が得られる、版を用いた印刷法による薄膜トランジスタアレイの製造方法を提供すること。
【解決手段】版に形成された画素電極パターンのスルーホールに対向する位置に保持されたインクの量を、画素電極パターンのスルーホールに対向する位置以外の部分に保持されたインクの量よりも多くすることによって、凹凸のあるスルーホール部分であっても、層間絶縁膜の上下の導電層間で良好な電気的な接続が得られる、版を用いた印刷法による薄膜トランジスタアレイの製造方法を提供することができる。 (もっと読む)


【課題】異なる基板に形成された電極同士を接合する場合、合わせずれが発生しても、電極抵抗の上昇や電流リーク等の発生を、層間容量を大きくせず防止する。
【解決手段】第1基板11上の第1層間絶縁膜12に形成された第1溝13内に第1金属電極15が埋め込まれた第1基板11と、第2基板上の第2層間絶縁膜に形成された第2溝内に第2金属電極が埋め込まれた第2基板を用意し、第1層間絶縁膜12、第2層間絶縁膜、側のそれぞれに第1拡散防止層16、第2拡散防止層、を形成する工程と、第1金属電極15、第2金属電極、を対向して接合する際に、第1金属電極15、第2金属電極、のそれぞれの形成領域内の第1拡散防止層16、第2拡散防止層、のそれぞれに第1開口部17、第2開口部、を形成する工程と、第1開口部17、第2開口部、を対向させて熱処理を行い、第1金属電極15、第2金属電極、を熱膨張によって接合させる工程を有する。 (もっと読む)


【課題】低温で処理できる印刷法を用いて、配線の断線による欠陥を修正する場合に、欠陥修正用の導電性材料が不要な部分まで広がることを防止することができる技術を提供する。
【解決手段】本発明に係る回路基板の欠陥修正方法は、基板20上に形成された3本の配線21,22,23のうち、配線22のパターンに生じた断線箇所24の周辺に絶縁性材料を用いてバンク25を形成する工程と、そのバンク25を形成した後で断線箇所24に導電性材料を塗布することにより、当該導電性材料からなる欠陥修正部26を形成する工程とを有する。この方法では、配線22の断線箇所24に導電性材料を塗布したときに、導電性材料の広がりがバンク25によって抑制される。 (もっと読む)


【課題】 研削屑の付着が抑制されたメッキ下地層上にメッキ層を安定して形成可能な半導体装置の製造方法を提供する。
【解決手段】 表面領域の拡散領域13に接続された下地メタル15を有する半導体基板11に、下地メタル15を被う絶縁膜17を形成する工程、少なくとも下地メタル15の表面露出予定部分に開口を有するように、絶縁膜17上にパターニングされたポリイミド膜19を形成する工程、絶縁膜17及びポリイミド膜19を被い表面保護テープ21を貼付する工程、半導体基板11の裏面を研削する工程、半導体基板11の表面保護テープ21を除去し、下地メタル15と反対側より、半導体基板11の中にキャリアライフタイム制御用のヘリウム照射23を行い、アニールを行う工程、ポリイミド膜19をマスクとして絶縁膜17をエッチングし、下地メタル15を露出する工程、及び下地メタル15上に、Ni/Auのメッキ膜25を形成する工程を備える。 (もっと読む)


【課題】半導体基板の貼り合わせにおける位置ずれによる電気特性の低下を抑制できる半導体装置を提供する。
【解決手段】チップ5は、互いに貼り合わされる2枚の半導体基板7を有する。また、チップ5は、第1配線導体19Aに接続され、第1絶縁膜15Aから第2半導体基板7B側へ露出する第1パッド17Aを有する。また、チップ5は、第2配線導体19Bに接続され、第2絶縁膜15Bから第1半導体基板7A側へ露出し、第1パッド17Aに貼り合わされる第2パッド17Bを有する。第2パッド17Bは、第2配線導体19Bよりも第1絶縁膜15Aに対する拡散性が低い金属により形成されている。 (もっと読む)


【課題】本発明は、ウエハが反るのを防止できる半導体装置及びその製造方法を提供することを目的とする。
【解決手段】本発明に係る半導体装置は、互いに対向する第1及び第2の主面を有するGaAs基板と、前記GaAs基板の前記第1の主面上に形成され、Pd、Ta、Moの少なくとも1つから構成された第1の金属層と、前記第1の金属層上に形成され、Ni系合金又はNiから構成された第2の金属層と、を備えることを特徴とする。 (もっと読む)


161 - 180 / 1,078