説明

Fターム[5K029HH26]の内容

直流方式デジタル伝送 (8,390) | 受信部 (1,135) | 送信部との同期;同期信号検出 (111)

Fターム[5K029HH26]の下位に属するFターム

Fターム[5K029HH26]に分類される特許

1 - 20 / 91


【課題】調歩同期式のシリアル通信をバス通信路に適用した通信システムにおいて応答性のよい多重通信を実現する。
【解決手段】符号化復号化部22において、符号化回路27は、UARTから出力されるブロックデータからなるNRZ符号の送信データTXDを、伝送路符号(PWM符号)に符号化し、復号化回路28は、バス通信路から取り込んだ受信データRXをNRZ符号に復号化する。ビット調停回路29は、符号化前の送信データTXDと復号化後の受信データRXDをビット単位で比較し、信号レベルが不一致である(調停負けした)場合にハイレベルとなる衝突検出信号CDを出力する。この衝突検出信号CDの変化に従い、符号化回路27は、UARTから出力中のブロックデータの送出が終了するまでの間、データバス通信路上へのデータの出力を中止する。 (もっと読む)


【課題】受信側の1ビット分のサンプリングクロックの周期に対して送信クロックの周期が変動すると受信エラーが発生する。
【解決手段】受信データ列の中で、サンプリングデータが反転する毎にサンプリングクロックを再同期をとる。更に、同じデータが所定数連続する場合は、反転するダミービットを挿入して再同期をとれるように構成する。 (もっと読む)


【課題】サンプリングに使用するクロックとは非同期に送信データが供給されるトランシーバにおいて、送信データの信号レベルを正しくサンプリングできるようにする。
【解決手段】送信データTXDのスタートビットの開始エッジのタイミング(開始タイミング)が検出されると、バスクロックBCKに同期し、そのバスクロックBCKの1周期当たり4個のサンプリング用エッジを有するサンプリングSCKを用い、開始タイミングを起点として2個目のサンプリング用エッジのタイミングで送信データTXDをサンプリングし、以後、4個目のサンプリング用エッジのタイミング毎に、送信データTXDをサンプリング(ラッチ)する。そのサンプリングしたデータを、更に、バスクロックBCKの立ち下がりエッジでサンプリングすることによって、バスクロックBCKに同期した同期送信データdTXDを生成する。 (もっと読む)


【課題】バイフェーズ符号化データの復号化方法を提供する。
【解決手段】本発明のバイフェーズ符号化データの復号化方法は、バイフェーズ符号化データ中の立下りエッジ変換を検出することによって、隣り合う2つの立下りエッジ変換の間の時間差値及び前1ビットの論理値に基づき、相応する復号化を行い、時間差値が1個ビット周期であり且つ前1ビットが論理1である時、現在のビットが論理1であると判定し、時間差値が1個のビット周期であり且つ前1ビットが論理0である時、現在のビットが論理0であると判定し、時間差値が1.5個のビット周期であり且つ前1ビットが論理1である時、現在及び後1ビットが何れも論理0であり、時間差値が1.5個のビット周期であり且つ前1ビットが論理0である時、現在のビットが論理1であると判定し、時間差値が2個のビット周期であり且つ前1ビットが論理1である時、現在及び後1ビットがそれぞれ論理0及び1であると判定する。 (もっと読む)


【課題】併走クロックを使用する信号伝送において、併走クロックの周波数を落とすことなく、信号の長距離伝送を行うことを可能とする。
【解決手段】送信側の通信装置1と受信側の通信装置4との間で、クロック信号と併走してデータ信号の伝送を行う伝送装置である。送信側の通信装置1は、1クロック周期の中に複数ビットのデータを入れ込み、その際、前記複数ビットの内少なくとも連続する2ビットを同一データとして持つ複数のデータ群として前記受信側の通信装置4送信する。受信側の通信装置は、受信したデータの少なくとも連続する2ビットの同一データを持つデータ群の内、2ビット目以降の何れか1ビットのデータを有効なデータとして受信する。 (もっと読む)


【課題】簡素な構成で複数のデータを確実に伝達できる情報伝達装置を提供する。
【解決手段】送信回路は、1つの信号ラインを介して信号長が基準時間の2倍であり所定のパルス期間を有するとともに基準時間より長い連続したパルス休止期間を有するヘッダパルス信号を送信する。その後、信号長が基準時間でありデータに応じたパルス期間を有するとともにパルス期間の前後にパルス休止期間を有するデータパルス信号を複数連続して送信する。マイクロコンピュータは、1つの信号ラインを介して送信回路の送信したパルス信号を受信し、受信したパルス信号からパルス休止時間に基づいてヘッダパルス信号を認識し、ヘッダパルス信号以降のパルス信号のパルス期間に基づいて複数のデータを求める。1つの信号ラインを介して複数のデータを送受信できる。従来のように、データ毎に回路を複数設ける必要がない。そのため、簡素な構成で複数のデータを確実に伝達できる。 (もっと読む)


【課題】複数のデータ伝送路のタイミングを低コストで同期可能な半導体デバイスを提供すること。
【解決手段】送信側から受信側にデータをシリアル送信する半導体デバイス100であって、データ転送の合間に、同期判定用のコードを送信する同期判定コード送信手段301,302と、送信側と受信側に共通のクロック信号を提供するクロック信号提供手段103と、クロック信号に同期して同じデータを送信する複数の伝送路117と、受信側に提供されたクロック信号の位相を、それぞれ異なる所定量遅延させ複数の遅延クロック信号を生成するクロック生成手段110と、遅延クロック信号に同期して伝送路を介して送信されたデータを取り込む複数の受信バッファ111と、コードを予め定められた規則に基づき検証して複数の受信バッファから1つの受信バッファを、複数の遅延クロック信号から1つの遅延クロック信号をそれぞれ選択する選択手段113、115と、を有する。 (もっと読む)


【課題】長距離伝送路区間における通信速度がより高速化しても、比較的簡素な構成で安定した通信を実現する。
【解決手段】40Gbpsで通信を行うメディアコンバータ6,8は、光トランシーバ20、フレーム処理部22、FEC24〜30、長距離TR32〜38、及び波長フィルタ40を備えている。また、これらの間では、電気信号を4本のレーンでパラレル転送する。FEC24〜30、及び長距離TR32〜38は10Gbpsの通信速度に対応しており、各レーン別に転送された電気信号に対してFECを生成し、電気信号を光信号に変換する。 (もっと読む)


【課題】「LVDS」タイプのビデオデジタル信号を送信および受信するためのシステムの提供。
【解決手段】ビデオデジタル画像信号を送受信するシステムであり、送信モジュール、送信リンク、受信モジュールが含まれる。「RGB」ビデオ信号には、色信号、同期信号、クロック信号が含まれ、送信される「LVDS」ビデオ信号には、いくつかの原信号が含まれ、第1の原信号は、クロック信号専用であり、第2の原信号には同期情報が、他の原信号には色符号化情報だけが含まれる。送信モジュールの機能は、「RGB」ビデオ信号を「LVDS」ビデオ信号に符号化、受信モジュールの機能は、「LVDS」信号を「RGB」信号に復号化である。また、送信システムは、グラフィック認識パターンを「RGB」ビデオ信号にはめ込む手段を含み、受信手段は、オーバーサンプリングにて動作し、かつ同期情報およびグラフィック認識パターンを識別できるテスト手段を含む。 (もっと読む)


【課題】消費電力及びノイズを低減することができる受信回路を提供することを課題とする。
【解決手段】入力データをサンプリングすることによりデジタルデータを出力するサンプリング回路(401)と、前記サンプリング回路により出力されたデジタルデータに対して無限インパルス応答フィルタを用いて等化処理を行う等化回路(402)と、前記等化回路により等化処理されたデータの位相を検出する位相検出回路(404)と、前記位相検出回路の出力信号に対してフィルタリングを行う第1のフィルタ(405)と、前記第1のフィルタの出力信号を基に前記無限インパルス応答フィルタのフィードバックするデータのビット数を調整する制御回路(403)とを有する受信回路が提供される。 (もっと読む)


【課題】回路規模の増大を抑制しつつEMIノイズの低減を図ることができる送信装置を提供する。
【解決手段】送信装置10Aは、送信データ生成部11および出力バッファ部12Aを備える。送信データ生成部11は、受信装置へ送出すべきデータdata1およびクロックclock1を生成し、これらを出力バッファ部12Aへ出力する。出力バッファ部12Aは、データ送信部13およびクロック送信部14Aを含む。クロック送信部14Aは、間欠的に位相シフトを与えられたクロックを生成して送出する。データ送信部13は、クロック送信部14Aにより送出されるクロックに同期してデータを送出する。 (もっと読む)


【課題】シリアルコントローラを提供する。
【解決手段】本シリアルコントローラは外部クロックと入力データとを受信し、反転クロックと出力データとを出力するよう適合し、インバータと、シリアル位置検出器と、同期クロック生成器と、シリアルレジスタと、半サイクル遅延ユニットとを備える。このシリアルコントローラにより、クロック列が反転された場合、データ信号と駆動クロックが同期しないという問題を回避できる。また、双方向シリアルコントローラは識別ユニットと、データ方向付けユニットとを更に備え、このシリアルコントローラは、エラー検出のための参照データとするために現在の状態を中央制御ユニットに送ることが出来る。 (もっと読む)


【課題】
バースト電気信号のガードタイム中に、バースト電気信号とダミー信号の同期を取る必要なく、ベースラインドリフトを回避する。
【解決手段】
バースト光信号処理装置は、受信したバースト光信号を、バースト電気信号に変換する変換手段と、第1の電気パルス信号とバースト電気信号とから符号化信号を排他的論理和演算により生成して出力する符号化手段と、符号化信号の論理識別再生とクロック信号の再生とを行う再生手段と、再生したクロック信号に位相同期し、前記バースト電気信号よりも符号遷移密度が少ない第1の電気パルス信号と第2の電気パルス信号とを生成して、少なくともバースト電気信号の無信号区間中に第1の電気パルス信号と第2の電気パルス信号とを出力する第1の信号生成手段と、符号化信号を第2の電気パルス信号を用いて復号する復号化手段と、を備える。 (もっと読む)


【課題】高速シリアル転送デバイスでの同期外れ等障害の検証に特化した試験パターンを作成して対象装置内で連続的に転送することで、同期外れ等を短時間に検証可能とする。
【解決手段】試験パターン作成部10は、高速シリアル転送デバイスが有する複数のシリアル転送チャネルの各々に、符号変換テーブルによる変換後データでビット0又は1の同値が連続転送されるように変換前データを並べた試験パターンを作成する。基本パターン設定部22は、高速シリアル転送デバイスにおけるバイト順序方式と符号変換のRD値を考慮したうえで基本パターンを設定する。基本パターン再設定部24は高速シリアル転送デバイスにおけるビット転送順序のチャネル使用方法に合わせて基本パターンを再設定する。基本パターン並替え部26は使用チャネル数やビット転送順序等のチャネル使用方法に合わせて各チャネルに基本パターンが転送されるように並び替える。 (もっと読む)


【課題】回路規模を小さくできるようにした同期信号検出装置を提供する。
【解決手段】同期信号仮検出部7が、2値のハイレベルとロウレベルとを順に繰り返して受信する前に1ビット長の2のN乗倍の長さで2値のロウレベルが続いたことを条件として受信した2値のレベルを仮同期信号として検出しているため、ロウレベルが1ビット長の2のN乗倍の長さ未満のときには全て仮同期信号として見なされることがなくなり、同期信号を検出するための煩雑な計算処理を行う頻度を少なくできる。 (もっと読む)


【課題】 LSIの製造ばらつき、トランジスタのランダムばらつき、電源ノイズ、信号ノイズによって、送信回路の基準信号と受信回路の基準信号が固定的にずれたり、時間的に変動したりする場合でも期待通りの送受信を行うことができる通信回路を提供する。
【解決手段】 シリアル信号を受信するが、受信信号にあらわれる規則的な有効データ期間のずれに対して、受信回路がデータを取り込む契機となるクロック信号を送信・受信回路接続時、電源投入時または通常動作時に最適化することでエラーレートが最小となる受信回路を提供することができる。 (もっと読む)


【課題】インバータを有するセルを複数備えた高圧インバータのセル通信制御装置において、MCUと各セル間の通信に必要とする光配線の本数を減らす。
【解決手段】 MCUの通信制御部50に、シリアル信号の送信開始タイミングから、入力ゲート指令信号の状態が変化するまでの時間を遅延時間として検出するゲート状態変化ラッチ回路55およびゲート遅延検出カウンタ56を設け、前記検出時における送信シリアル信号の、設定されたフレーム送信期間後に送信するシリアル信号の送信開始タイミングを、前記遅延時間分遅らせて更新するシリアル信号更新遅延減算カウンタ57およびシリアル信号更新開始信号出力回路58を設け、前記更新されたシリアル信号を、1本の光配線110を介して前記セルに送信するシリアル信号送信処理回路59を設け、前記セルに、前記送信されたシリアル信号から前記ゲート指令信号を再生する信号再生部100を設ける。 (もっと読む)


【課題】簡易な制御により省電力化することが可能な信号処理装置を提供すること。
【解決手段】第1データから、周波数f1を有する第1クロックに同期した第1データ信号を生成する第1信号生成部と、第2データから、周波数f2=N*f1を有する第2クロックに同期し、かつ、第1クロックの1/2周期について振幅を合計した値が0となる第2データ信号を生成する第2信号生成部と、第1信号生成部により生成された第1データ信号と、第2信号生成部により生成された第2データ信号と、を加算して加算信号を生成する信号加算部と、信号加算部により生成された加算信号を送信する信号送信部と、第1信号生成部を常時動作させ、第2データを送信する場合に第2信号生成部を動作させ、第2データを送信しない場合には第2信号生成部の動作を停止させる制御回路と、を備える、信号処理装置が提供される。 (もっと読む)


【課題】感知回路の雑音感受性を最小にするとともに、回路の少なくとも一部に対する電力を管理して、消費電力を少なくした通信システムを提供する。
【解決手段】通信システムはノードのセットを含む。各ノードはトランシーバ・インターフェイスとデジタル・システムを含む。トランシーバは、通信回線とデジタル・システムとの間に結合されており、伝送フォーマットおよび/または伝送プロトコルを対応するノード内の1つまたは複数のデジタル・システムにより認識されるビットのシーケンスに修正する。トランシーバは、デジタル・システムを支持する回路基板から分離された1つまたは複数のモノリシック回路基板に配置される。 (もっと読む)


【課題】バスシステムにおいて伝送遅延による受信不良を回避することが可能な信号処理装置を提供すること。
【解決手段】第1のバスに接続されたマスター機器から供給されるクロックと、当該クロックに同期して前記マスター機器から送信されるデータとを受信するマスター側受信部と、前記第1のバスとは異なる第2のバスに接続されたスレーブ機器に対し、前記マスター側受信部により受信されたクロック及びデータを送信するスレーブ側送信部と、前記スレーブ側送信部により送信されたクロックに同期して前記スレーブ機器から送信されたデータを受信してバッファに格納するスレーブ側受信部と、前記マスター側受信部によりクロック及びデータが受信されるタイミングで、当該クロックに同期して前記バッファに格納されているデータを前記マスター機器に送信するマスター側送信部と、を備える、信号処理装置が提供される。 (もっと読む)


1 - 20 / 91