説明

Fターム[5F082CA02]の内容

バイポーラIC (6,722) | 基板材料 (301) | 3−5族 (117)

Fターム[5F082CA02]に分類される特許

21 - 40 / 117


【課題】高速動作が可能でかつ、ESD耐性の高い化合物半導体素子及びその製造方法を提供すること。
【解決手段】本発明に係る化合物半導体素子は、電界効果トランジスタ又はヘテロ接合バイポーラトランジスタからなるトランジスタ部と、トランジスタ部と並列に接続されたESD保護部114と、を備え、ESD保護部114は、第1導電型の不純物を含有する第1及び第2の半導体層109、113と、第1及び第2の半導体層109、113の間に形成され、第1及び第2の半導体層109、113の禁制帯幅よりも禁制帯幅が広く、かつ、不純物濃度が1×1017cm−3以下である第3の半導体層111と、を備えるものである。 (もっと読む)


【課題】高周波帯域で動作する半導体装置の特性の低下を抑制しつつ、製造コストを低減できる半導体装置及びその製造方法を提供する。
【解決手段】本発明に係る半導体装置100は、電界効果型トランジスタと、ヘテロ接合バイポーラトランジスタと、ヘテロ接合バイポーラトランジスタのGaAsベース層7を用いて形成されたベースエピ抵抗素子28と、電界効果型トランジスタのInGaAsチャネル層4を用いて形成された配線部26と、配線部26とベースエピ抵抗素子28とを絶縁する高抵抗化領域27と、配線部26の水平方向の周囲を囲う絶縁性の素子分離領域24とを含む。また、ベースエピ抵抗素子28は、半絶縁性GaAs基板1の主面に垂直な方向から見て、配線部26と交差しているベースエピ抵抗素子領域29を有する。 (もっと読む)


【課題】電力増幅モジュールの放熱特性を向上させる。
【解決手段】電力増幅モジュールに用いられる電力増幅回路用のLDMOSFET素子が形成された半導体チップにおいて、LDMOSFET素子用の複数のソース領域、複数のドレイン領域および複数のゲート電極39が形成されたLDMOSFET形成領域上に、ソース用バンプ電極BPSを配置する。ソース用バンプ電極BPSは、アルミニウムを主体とするソース用パッドM3S上に、ソース用パッドM3Sよりも厚くかつ銅を主体とするソース用導体層CNDSを介して形成する。ソース用バンプ電極BPSとソース用導体層CNDSの間には樹脂膜は介在していない。 (もっと読む)


【課題】HEMT用エピタキシャル層の移動度を低下させることのない、電気特性の良いトランジスタ素子用エピタキシャルウェハを製造することができるトランジスタ素子用エピタキシャルウェハの製造方法を提供する。
【解決手段】基板2上に高電子移動度トランジスタ用エピタキシャル層3を形成し、高電子移動度トランジスタ用エピタキシャル層3上に、ヘテロバイポーラトランジスタ用エピタキシャル層4を形成するトランジスタ素子用エピタキシャルウェハ1の製造方法において、高電子移動度トランジスタ用エピタキシャル層3を、成長温度600℃以上750℃以下、V/III比10以上150以下で成長させ、ヘテロバイポーラトランジスタ用エピタキシャル層4を、高電子移動度トランジスタ用エピタキシャル層3の成長温度よりも低温で成長させる方法である。 (もっと読む)


【課題】単一半導体基板上にHBTおよびFETのような異なる種類の複数デバイスを形成するに適した化合物半導体基板を提供する。
【解決手段】第1半導体110と、第1半導体上に形成された、電子捕獲中心または正孔捕獲中心を有するキャリアトラップ層130と、キャリアトラップ層上にエピタキシャル成長され、自由電子または自由正孔が移動するチャネルとして機能する第2半導体144と、第2半導体上にエピタキシャル成長したN型半導体/P型半導体/N型半導体で表される積層体、または前記第2半導体上にエピタキシャル成長したP型半導体/N型半導体/P型半導体で表される積層体を含む第3半導体160とを備える半導体基板。 (もっと読む)


【課題】安価なSi基板に化合物半導体の結晶薄膜を形成する。
【解決手段】ベース基板と、絶縁層と、SiGe1−x結晶層(0≦x<1)とをこの順に有する半導体基板であって、SiGe1−x結晶層(0≦x<1)は少なくとも一部の領域がアニールされており、少なくとも一部の領域でSiGe1−x結晶層(0≦x<1)に格子整合または擬格子整合している化合物半導体を備える半導体基板を提供する。また、サブストレートと、サブストレート上に設けられた絶縁層と、絶縁層上に設けられて少なくとも一部の領域がアニールされたSiGe1−x結晶層(0≦x<1)と、少なくとも一部の領域でSiGe1−x結晶層(0≦x<1)に格子整合または擬格子整合している化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】電子デバイスのスイッチング速度等の性能を向上させる。半導体基板の結晶性を向上させる。
【解決手段】ベース基板と、絶縁層と、Si結晶層とをこの順に有する半導体基板であって、Si結晶層上に化合物半導体の結晶成長を阻害する阻害層が設けられ、阻害層はSi結晶層にまで貫通する開口を有し、開口の内部にシード結晶を備え、化合物半導体はシード結晶に格子整合または擬格子整合している半導体基板を提供する。サブストレートと、サブストレート上に設けられた絶縁層と、絶縁層上に設けられたSi結晶層と、Si結晶層上に設けられ化合物半導体の結晶成長を阻害する阻害層であって、Si結晶層にまで貫通する開口を有する阻害層と、開口の内部に設けられたシード結晶と、シード結晶に格子整合または擬格子整合する化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】安価なSi基板に化合物半導体の結晶薄膜を形成する。
【解決手段】ベース基板と、絶縁層と、Si結晶層とをこの順に有する半導体基板であって、Si結晶層上に設けられてアニールされたシード結晶と、シード結晶に格子整合または擬格子整合している化合物半導体とを備える半導体基板を提供する。また、サブストレートと、サブストレート上に設けられた絶縁層と、絶縁層上に設けられたSi結晶層と、Si結晶層上に設けられてアニールされたシード結晶と、シード結晶に格子整合または擬格子整合している化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】電子デバイスのスイッチング速度等の性能を向上させる。半導体基板の結晶性を向上させる。
【解決手段】ベース基板と、絶縁層と、SiGe1−x結晶層とをこの順に有する半導体基板であって、SiGe1−x結晶層上に設けられる阻害層と、SiGe1−x結晶層に格子整合または擬格子整合している化合物半導体とを備え、阻害層はSiGe1−x結晶層にまで貫通する開口を有し、かつ化合物半導体の結晶成長を阻害する半導体基板を提供する。また、上記開口の内部でSiGe1−x結晶層に格子整合または擬格子整合する化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】高耐圧化及び高温動作を実現できる、HBTとFETを備える半導体装置を提供する。
【解決手段】本発明に係る半導体装置100は、基板101の上に順時積層されたn+型GaN層103及びn型GaN層104と、p型InGaN層105と、アンドープGaN層106及びn型AlGaN層107と、HBT領域121のn+型GaN層103と電気的に接続されたコレクタ電極114と、HBT領域121のp型InGaN層105と電気的に接続されたベース電極113と、HBT領域121のn型AlGaN層107と電気的に接続されたエミッタ電極112と、HFET領域120のn型AlGaN層107と電気的に接続されたソース電極109及びドレイン電極111と、n型AlGaN層107の上に形成されたゲート電極110とを備える。 (もっと読む)


【課題】線形性に優れた半導体抵抗素子を提供する。
【解決手段】本発明の半導体装置は、GaAs基板101上に形成され、3−5族化合物半導体から構成されるHBT130と、GaAs基板101上に形成され、HBT130を構成する半導体エピタキシャル層の少なくとも1層から構成される半導体抵抗素子120とを備え、半導体抵抗素子120は、ヘリウム不純物を含む。 (もっと読む)


半導体構造体は、基板(12)と、基板を覆うシード層(13)と、シード層上に配置されるシリコン層(22)と、シリコン層中のトランジスタデバイス(27)と、シード層上に配置されるIII−V族デバイスと、複数の電気コンタクトと、を備え、それぞれの電気コンタクトは、TiNまたはTaNの層(32)と、TaNまたはTiNの層上の銅またはアルミニウムの層(34)と、を備え、電気コンタクトの1つは、トランジスタ(27)に電気的に接続され、電気コンタクトの別の1つは、III−V族デバイスに電気的に接続される。 (もっと読む)


【課題】入出力ボンディングワイヤ若しくは入出力伝送線路のインダクタンス分布を調整して、信号位相を同相化し、利得および出力電力を向上させ、かつ各FETセルのアンバランス動作による発振を抑制する。
【解決手段】ゲート端子電極G1〜G10、ソース端子電極S1〜S11およびドレイン端子電極Dを有するFET24と、FETに隣接する入力回路パターン17,出力回路パターン18と、ゲート端子電極G1〜G10と入力回路パターン17とを接続する複数の入力ボンディングワイヤ12,12Lと、ドレイン端子電極Dと出力回路パターン18とを接続する複数の出力ボンディングワイヤ14,14Lとを備え、複数の入力ボンディングワイヤ12,12Lのインダクタンス分布を調整して、入力信号の位相を同相化し、かつ複数の出力ボンディングワイヤ14,14Lのインダクタンス分布を調整して、出力信号の位相を同相化した高周波半導体装置25。 (もっと読む)


【課題】耐熱性の低い部分を有する基板に加熱処理をして半導体基板を製造する。
【解決手段】単結晶層を有し熱処理される被熱処理部と、熱処理で加えられる熱から保護されるべき被保護部とを備えるベース基板を熱処理して半導体基板を製造する方法であって、被保護部の上方に、ベース基板に照射される電磁波から被保護部を保護する保護層を設ける段階と、ベース基板の全体に電磁波を照射することにより被熱処理部をアニールする段階とを備える半導体基板の製造方法を提供する。 (もっと読む)


【課題】耐熱性の低い部分を有する基板であっても加熱処理が可能となる、基板の熱処理方法を提供する。
【解決手段】熱処理される被熱処理部を備えるベース基板を熱処理して半導体基板を製造する方法であって、電磁波を吸収して熱を発生し、被熱処理部を選択的に加熱する被加熱部をベース基板上に設ける段階と、ベース基板に電磁波を照射する段階と、被加熱部が電磁波を吸収することにより発生する熱によって、被熱処理部の格子欠陥密度を低減する段階とを備える半導体基板の製造方法を提供する。 (もっと読む)


【課題】小型の過電圧保護素子を提供する。
【解決手段】サブコレクタ領域13にオーミックコンタクトを有する電極3と、サブコレクタ領域13上に形成され、第1導電性に対して反対の導電性である第2導電性を有するアノード領域4と、アノード領域4にオーミックコンタクトを有するアノード電極18と、アノード領域4と分離されて形成され、前記第2導電性を有するベースメサ領域5と、ベースメサ領域5上に形成され、前記第1導電性を有するエミッタメサ領域7と、エミッタメサ領域7と分離されて形成され、前記第1導電性を有するエミッタメサ領域8と、エミッタメサ領域8にオーミックコンタクトを有するエミッタ電極10と、エミッタメサ領域7にオーミックコンタクトを有するエミッタ電極9と、電極3とエミッタ電極10とを接続する配線16と、アノード電極18とエミッタ電極とを接続する配線17とを備え、配線16と配線17とを出力端子とする。 (もっと読む)


【課題】高周波信号が伝送される系に接続した場合でも、高周波信号の歪が少ない過電圧保護回路を提供する。
【解決手段】端子VDDと、NPNトランジスタTr1のベース端子との間に接続されたダイオードD1と、NPNトランジスタTr1のベース端子と、NPNトランジスタTr1のエミッタ端子との間に接続されたキャパシタC1とを有し、ダイオードD1は、規定の電圧以上の電圧が印加されると、トリガ電流信号を発生し、NPNトランジスタTr1は、前記トリガ電流信号により、コレクタ−エミッタ端子間に第1の電流を流す。 (もっと読む)


【課題】現在、半導体集積回路で使用されているバイポーラトランジスタとMOSトランジスタは最初に発明された時よりその構造は変わっておりません。構造と原理を根本的に見直し、高速化・低消費電力化・微細化を進展させる。
【解決手段】サブミクロンスケールの微細加工技術を用い、新しい原理と構造のトランジスタによる半導体集積回路を形成する。 (もっと読む)


【課題】工程増加、マスク増加を伴うことなく、回路に影響を与えない導電パスを配置でき、精密なエッチングが可能な半導体装置の製造方法を提供すること
【解決手段】本発明にかかる半導体装置の製造方法は、半導体基板上に形成された複数の半導体素子が配線で電気的に接続されている集積回路を備える半導体装置の製造方法であって、配線と同じ接続で半導体素子に接続する導電パスを形成し、導電パスで半導体素子を電気的に接続した状態でエッチングし、導電パスと同じ接続で半導体素子に接続する配線を形成するものである。 (もっと読む)


【課題】結晶薄膜の膜質および膜厚を均一にする。
【解決手段】半導体デバイスを形成するためのデバイス用薄膜と、デバイス用薄膜を囲み、デバイス用薄膜の前駆体が結晶に成長することを阻害する阻害部と、前駆体が結晶に犠牲成長することによって形成された犠牲成長部であって、デバイス用薄膜の周辺に阻害部で隔てられて設けられた犠牲成長部と、犠牲成長部の上部を覆い、かつデバイス用薄膜の上部を露出する保護膜を備えた。保護膜はポリイミドであってもよい。 (もっと読む)


21 - 40 / 117