説明

Fターム[4M104BB09]の内容

半導体の電極 (138,591) | 電極材料 (41,517) | 遷移金属 (20,763) | Au (1,795)

Fターム[4M104BB09]の下位に属するFターム

Fターム[4M104BB09]に分類される特許

121 - 140 / 1,668


【課題】薄膜トランジスタ及び薄膜トランジスタの製造方法を提供する。
【解決手段】薄膜トランジスタは、第1方向に形成された少なくとも1本のゲートラインを含むゲート11と、ゲート上に形成されたゲート絶縁層12と、ゲート絶縁層12上に形成された少なくとも1つのソース13及びドレイン14と、を含み、ソース13及びドレイン14のうち少なくともいずれか一つは、延長部分13b、14bを含み、延長部分13b、14bは、少なくとも1本のゲートラインと平行するように、第1方向に形成される。ゲート11は、ライン状に均一厚を有し、その側面と上面との間に曲面を含み、1本または2本以上のゲートラインを含む形態となる。 (もっと読む)


【課題】接触抵抗を低減した有機電子素子用電極、及びこれを利用した有機トランジスタ素子を提供することを課題とする。
【解決手段】カーボンナノホーンを含んで構成された有機電子素子用電極、及び当該電極を、ソース電極18、及びドレイン電極20として適用した有機トランジスタ素子。 (もっと読む)


【課題】高輝度化を図ることができる半導体発光素子及びその製造方法を提供する。
【解決手段】実施形態に係る半導体発光素子は、構造体と、第1電極層と、電極層と、無機膜と、を備える。構造体は、第1導電形の第1半導体層と、第2導電形の第2半導体層と、第1半導体層と第2半導体層との間に設けられた発光層と、を有する。電極層は、構造体の第2半導体層の側に設けられる。電極層は、金属部と、複数の開口部と、を有する。金属部は、第1半導体層から第2半導体層に向かう方向に沿った厚さが10nm以上、100nm以下である。開口部は、前記方向に沿って金属部を貫通し、円相当直径が10nm以上、5μm以下である。無機膜は、前記方向に沿った厚さが20nm以上、200nm以下で、金属部の表面及び開口部の内面を覆うように設けられ、発光層から放出される光に対して透過性を有する。 (もっと読む)


【課題】製造工程の効率化とパッシベーション膜の剥離の抑制とが可能な半導体装置の製造方法を提供すること。
【解決手段】本発明は、金を含む配線30a及び配線30bを形成する工程と、配線30a及び配線30bに接して、窒化シリコン膜32をプラズマ気相成長する工程と、窒化シリコン膜32の製膜レートよりも大きな製膜レートのもと、窒化シリコン膜32に接し、窒化シリコン膜32よりもシリコン組成比が小さい窒化シリコン膜22をプラズマ気相成長する工程と、を有する半導体装置の製造方法である。 (もっと読む)


【課題】リーク電流IRの低減を維持しつつ耐圧の向上をはかることのできるショットキーバリア型半導体装置を提供する。
【解決手段】ショットキーバリア型半導体装置において、ガードリング4の外側で、第1の半導体層の表面から所定の深さに配設されたジャンクションバリア5としての埋め込み半導体層を具備する。 (もっと読む)


【課題】より高い破壊電圧およびより低いオン抵抗を含み、高周波数において十分に機能するパワースイッチングデバイスを提供する。
【解決手段】多重フィールドプレートトランジスタが、活性領域、ならびにソース18、ドレイン20、およびゲート22を含む。第1のスペーサ層26が、活性領域の上方でソースとゲートの間にあり、第2のスペーサ層28が、活性領域の上方でドレインとゲートの間にある。第1のスペーサ層上の第1のフィールドプレート30、及び第2のスペーサ層上の第2のフィールドプレート32が、ゲートに接続される。第3のスペーサ層34が、第1のスペーサ層、第2のスペーサ層、第1のフィールドプレート、ゲート、および第2のフィールドプレート上にあり、第3のフィールドプレート36が、第3のスペーサ層上にあり、ソースに接続される。 (もっと読む)


【課題】電極材料が拡散するのを抑制し、特性の向上を実現する。
【解決手段】半導体装置を、ゲート電極3とゲート絶縁膜2との間、Al含有オーミック電極4、5とAu配線9との間、及び、ゲート電極3の下方及びAl含有オーミック電極4、5の上方、のいずれかに設けられ、第1TaN層6A、Ta層6B、第2TaN層6Cを順に積層した構造を有する電極材料拡散抑制層6を備えるものとする。 (もっと読む)


【課題】良好な整流特性を示すショットキー型ダイオードデバイスに利用可能な、半導体層を担持した安価な材料を提供する。
【解決手段】Cr含有量が10.5〜32.0質量%であるFe−Cr系合金の母材21と、その母材を酸化性雰囲気に加熱することによって形成させた表面酸化皮膜22とが一体となった材料であって、AESによる前記酸化皮膜表面からの深さ方向分析において酸素濃度が最大酸素濃度の1/2となる深さ位置に対応するSiO換算深さを当該酸化皮膜の膜厚とするとき、当該酸化皮膜は、膜厚が17〜50nmのn型半導体であり、かつ皮膜表面側から順にFe主体アモルファス酸化物、Cr濃化したFe−Cr結晶酸化物を形成して母材とオーミック接合で一体化しており、n型半導体中のドナー密度が1E16cm−3〜1E18cm−3の範囲で含まれているダイオード用n型半導体担持電極材料。 (もっと読む)


【課題】単色性が強く、高効率にテラヘルツ波を発生または検出することができるテラヘルツ波素子を提供する。
【解決手段】テラヘルツ波素子100は、バッファ層102と電子供給層104とのヘテロ接合を含む半導体多層構造101〜104と、半導体多層構造101〜104上に形成されたゲート電極105、ドレイン電極106およびソース電極107とを有し、ゲート電極105とヘテロ接合界面との間の静電容量は、ドレインとソースとの間を流れる電流の方向と直交する方向に周期的に、第1の静電容量と第1の静電容量の値と異なる第2の静電容量とを有している。 (もっと読む)


【課題】GaN系の材料により形成されるHEMTの信頼性を高める。
【解決手段】基板10の上方に形成された窒化物半導体からなる半導体層21〜24と、半導体層21〜24の上方に、金を含む材料により形成された電極41と、電極41の上方に形成されたバリア膜61と、半導体層21〜24の上方に、シリコンの酸化膜、窒化膜、酸窒化物のいずれかを含む材料により形成された保護膜50と、を有する。 (もっと読む)


【課題】低電流から大電流に渡り低順方向電流電圧特性を得るショットキーバリア型半導体装置を提供する。
【解決手段】プレーナ構造とJBS構造を1チップ内で並列接続することで、低電流領域での順方向電圧特性にはJBS構造、大電流域ではバリアハイトが0.70eVより高いショットキーメタルから構成されたガードリング構造(プレーナ構造)が作用する。 (もっと読む)


【解決手段】硬化性オルガノポリシロキサンと硬化剤とを含有するシリコーンゴム組成物に、最大粒径が1μm未満の導電性微粒子を配合してなることを特徴とする導電性パターン形成用組成物。
【効果】本発明の導電性パターン形成用組成物を用いることによって、インクジェット法やスタンプ法のような印刷方法により半導体基板上に微細な導電性パターンを塗布描画することができ、描画された回路を、組成物中に含まれる硬化剤によって架橋形成してゴム化することで、応力耐性を持つ導電性回路とすることができる。これにより、導電性回路の微細化が可能となると共に、信頼性の高い半導体回路を作製することができる。 (もっと読む)


【課題】半導体層に対するn側電極の密着性を向上させることが可能な窒化物系半導体発光素子を提供する。
【解決手段】この青紫色半導体レーザ素子100(窒化物系半導体発光素子)は、n型GaN基板1と、オーミック電極層30を含むn側電極22とを備える。そして、n側電極22のオーミック電極層30は、n型GaN基板1の下面1aを部分的に覆うように形成された非晶質SiからなるSi層31と、Si層31のn型GaN基板1とは反対側の表面と、Si層31により覆われていないn型GaN基板1の下面1aとに接触するように形成されたTi層32とを有する。 (もっと読む)


【課題】下地にダメージを与えず、また、電極材料のゴミの再付着も防止される配線又は電極の形成方法と、この配線又は電極の形成方法により配線又は電極を形成する電子デバイス及びその製造方法を提供する。
【解決手段】下地2上に第1のレジスト層1を形成し、開口部5を形成し、導電材料層3を成膜する。導電材料層3の全体を覆う第2のレジスト層4を形成し、該開口部5以外の導電材料層3上の第2のレジスト層4を除去することにより、該開口部5の導電材料層3を覆う保護レジスト層4’を形成する。該保護レジスト層4’で覆われていない導電材料層3を除去し、次いで保護レジスト層1,4’を除去することにより、残留した導電材料3よりなる配線又は電極を形成する。 (もっと読む)


【課題】有機金属気相成長炉において変動する成長条件の下で成長されるエピタキシャル膜の高純度化のための適切な指標を用いて、III族窒化物系化合物半導体を用いる電子デバイスを作製する方法を提供する。
【解決手段】工程S103において、n型GaN基板11上に窒化ガリウム系半導体層13を成長する。工程S104では、イエローバンド波長帯を含む波長領域および窒化ガリウム系半導体層のバンド端に対応するバンド端波長を含む波長領域のPLスペクトルを室温で測定する。工程S106では、イエローバンド波長帯およびバンド端波長のフォトルミネッセンススペクトル強度を基準値と比較することによってエピタキシャル基板を選別して、選別済みエピタキシャル基板E1を作製する。工程S107では、選別済みエピタキシャル基板13上に電子デバイスのための電極15を形成する。 (もっと読む)


【課題】III族窒化物半導体では、p型不純物を高濃度にイオン注入すると、結晶品質が低下してしまう。結晶品質が低下するとオフ電流が増加して、電子デバイス特性が低下する可能性がある。このため、III族窒化物半導体では、p+層を形成することが困難であった。
【解決手段】III族窒化物半導体にドープされるとp型半導体になるp型不純物、および金属を有する合金からなる合金層と、合金層の下に接して形成され、III族窒化物半導体からなり、p型不純物が一部に拡散している半導体層と、合金層上に形成され、p型不純物の拡散係数が、半導体層より小さい拡散防止層と、を備える半導体デバイスを提供する。 (もっと読む)


【課題】電気特性の変動が生じにくく、且つ電気特性の良好な半導体装置の作製方法を提供することである。
【解決手段】基板上にゲート電極を形成し、ゲート電極上にゲート絶縁膜を形成し、酸化物半導体膜を形成し、第1の酸化物半導体膜を形成した後、加熱処理をして第2の酸化物半導体膜を形成し、第1の導電膜を形成し、厚さの異なる領域を有する第1のレジストマスクを形成し、第1のレジストマスクを用いて第2の酸化物半導体膜および第1の導電膜をエッチングして第3の酸化物半導体膜および第2の導電膜を形成し、第1のレジストマスクを縮小させて、第2のレジストマスクを形成し、第2のレジストマスクを用いて第2の導電膜の一部を選択的に除去することでソース電極およびドレイン電極を形成する半導体装置の作製方法である。 (もっと読む)


【課題】微細化を達成するとともに、ゲート電極等の信頼性を確保する半導体装置の製造方法を提供する。
【解決手段】N型MISトランジスタ及びP型MISトランジスタのそれぞれのゲート形成領域において、N型MISトランジスタのゲート形成領域の凹部内に形成されたゲート絶縁膜F0上に第1の金属含有膜F1を、P型MISトランジスタのゲート形成領域の凹部内に形成されたゲート絶縁膜F0上に第3の金属含有膜F3を形成し、第1の金属含有膜F1上及び第3の金属含有膜F3上に第2の金属含有膜F2を形成し、N型MISトランジスタのゲート絶縁膜F0に接する第1の金属含有膜F1の仕事関数がP型MISトランジスタのゲート絶縁膜F0に接する第3の金属含有膜F3の仕事関数よりも小さい。 (もっと読む)


【課題】低温条件下かつ溶液塗布プロセスにより形成可能であり、薄膜トランジスタにおける電気特性であるヒステリシス、On/Off比が良好な薄膜トランジスタ用ゲート絶縁膜及び該絶縁膜を備えた薄膜トランジスタを提供する。
【解決手段】必須成分として(A)アルケニル基を有する化合物、(B)SiH基を有する化合物、(C)ヒドロシリル化触媒を含有する硬化性組成物を低温条件下によるポストベイクしたゲート絶縁膜を用いることにより、良好なトランジスタ特性が発現する。 (もっと読む)


【課題】ドナー濃度により該電子濃度を制御可能な高比抵抗の窒化ガリウム系半導体膜を含む窒化ガリウム系ショットキバリアダイオードを提供する。
【解決手段】ショットキーバリアダイオード41では、窒化ガリウム系エピタキシャル層45は、導電性を有するIII族窒化物基板45上に設けられている。窒化ガリウム系エピタキシャル層45には、ドナードーパント元素が添加されている。窒化ガリウム系エピタキシャル層45は2×1016cm−3未満の炭素濃度を有している。窒化ガリウム系エピタキシャル層45は1×10cm−2未満の転位密度を有する。窒化ガリウム系エピタキシャル層45は、5×1016cm−3未満の電子キャリア濃度を有する。電子キャリア濃度は、窒化ガリウム系エピタキシャル層45に添加されるドナードーパントによって変更可能である。 (もっと読む)


121 - 140 / 1,668