説明

Fターム[5F003BH18]の内容

バイポーラトランジスタ (11,930) | 電極、配線 (1,046) | 断面形状 (205)

Fターム[5F003BH18]に分類される特許

61 - 80 / 205


【課題】GaAsチップの耐湿性を向上させることができる半導体装置を得る。
【解決手段】GaAsチップ14は樹脂26で封止されている。GaAsチップ14は、p型GaAsベース層34(p型GaAs層)と、その上に形成されたn型GaAsエミッタ層36(n型GaAs層)を有する。GaAsチップ14の外周部においてn型GaAsエミッタ層36上に金属電極18が形成されている。この金属電極18には正電圧が印加される。GaAsチップ14の中央部に形成された素子領域20と金属電極18との間において、p型GaAsベース層34とn型GaAsエミッタ層36に半絶縁性領域38が形成されている。半絶縁性領域38よりも外側において、p型GaAsベース層34と金属電極18は接続部40により電気的に接続されている。 (もっと読む)


【課題】SiGe混晶層を有する半導体装置において、高い高周波特性と安定した低いベースコンタクト抵抗とを得られるようにする。
【解決手段】半導体装置は、N型のコレクタ層1aと、コレクタ層1aの上に形成され、P型SiGe層3bを含む真性ベース層となるSiGeエピ膜3と、SiGeエピ膜3の周囲に形成され、P型の多結晶シリコン層及びP型の多結晶シリコンゲルマニウム層を含むベース引き出し電極4と、SiGeエピ膜3の上部に形成されたN型のエミッタ層8とを有している。真性ベース層の上部には、Si−Cap層3cが形成されており、エミッタ層8は、Si−Cap層3cの上部に形成された上部エミッタ領域8bと、該上部エミッタ領域8bの下側に該上部エミッタ領域8bと接して形成された下部エミッタ領域8aとにより構成されている。 (もっと読む)


【課題】各拡散領域を形成する際のアライメントずれを抑制することができ、各拡散領域の位置精度が高く、電気特性のばらつきを低減することのできるバイポーラトランジスタの製造方法を提供する。
【解決手段】N型半導体基板10の表層部に、ベース領域であるP型拡散領域30、エミッタ領域である第1のN型拡散領域31およびコレクタ領域である第2のN型拡散領域32a,32bを形成するバイポーラトランジスタ100の製造方法であって、半導体基板上10に、複数の開口部を有するLOCOS酸化膜20を形成し、所定の開口部を介して不純物をイオン注入し、P型拡散領域30または第1のN型拡散領域31の一方を最初に形成し、次に、縮小または拡大された前記所定の開口部を介して不純物をイオン注入し、P型拡散領域30または第1のN型拡散領域31のもう一方を形成する製造方法とする。 (もっと読む)


【課題】有機半導体層と別の有機半導体層との界面に電荷移動層を容易に形成することを可能にする。
【解決手段】基板11上に形成された第1電極層12と、前記第1電極層12上に形成された第1導電型の第1有機半導体層13と、前記第1有機半導体層13上の一部に形成された第2電極層14と、前記第2電極層14の一部に接触していて前記第1有機半導体層13上に形成された前記第1導電型とは導電型が逆の第2導電型の第2有機半導体層15と、前記第2電極層14に接続されていて前記第1有機半導体層13と前記第2有機半導体層15とが接触することでその接触界面に生成される電荷移動層16と、前記第2有機半導体層15上に形成された第3電極層17を有する。 (もっと読む)


【課題】本発明は、スーパージャンクション構造を有し双方向スイッチングが可能な半導体双方向スイッチング装置を提供する。
【解決手段】二つの主電極の両方に電子とホールの制御部を設け、スーパージャンクションを構成するn形半導体層とp形半導体層における電流を制御する。 (もっと読む)


【課題】トランジスタを短絡させることなく、シリサイド層を形成することができる半導体装置の提供。
【解決手段】バイポーラトランジスタ形成領域100と、CMOSトランジスタ形成領域200とを分離し、絶縁層52a,52bを形成し、上方に導電層56a,56bを形成し、側壁54a,54bを形成して、バイポーラトランジスタ形成領域100に、短絡防止部50aを形成すると同時に、CMOSトランジスタ形成領域200にゲート50bを形成する。バイポーラトランジスタのエミッタ領域40a、コレクタ領域40bおよびベース領域42aおよびCMOSトランジスタのソース領域40c,42bおよびドレイン領域40d,42cを形成し、各領域の上にシリサイド層60を形成する。短絡防止部50aは、エミッタ領域40a、コレクタ領域40bおよびベース領域42aのうち、いずれか2つの領域の間に位置する半導体基板10の上方に形成される。 (もっと読む)


【課題】追加部材を形成することなく表面保護膜の端部での剥がれを防止でき、チップエッジからの水分浸入を防止して信頼性(耐湿性)を向上できる半導体装置を提供する。
【解決手段】この半導体装置では、エピタキシャル層4Aを覆う表面保護膜11が高抵抗GaAs層(素子間絶縁層)5の外周側の外周エピタキシャル層4A−1の一部を覆って上記一部に接しているので、表面保護膜11の端部の密着性が向上して外部からの水分侵入を防止できる。 (もっと読む)


【課題】ウェハー上面側から基板までの電流経路を低抵抗にできる半導体装置およびその製造方法を提供する。
【解決手段】第一導電型高濃度半導体基板101と、第一導電型高濃度半導体基板101上に設けられた低濃度不純物エピタキシャル層103と、105とを含み、第一導電型高濃度半導体基板101に接続するトレンチ110が低濃度不純物エピタキシャル層103、105に設けられている半導体装置であって、トレンチ110の内壁に沿って少なくとも低濃度不純物エピタキシャル層103、105中に形成されるとともに、第一導電型高濃度半導体基板101に接続する、第一導電型高濃度半導体基板101と同一導電型の第一導電型高濃度不純物領域112と、第一導電型高濃度不純物領域112上に形成されたコンタクト111とを含む、半導体装置を提供する。 (もっと読む)


【課題】クランプダイオードにおいて、リーク電流を抑制しながら、その動作電圧を下げることを可能にする。
【解決手段】N−型の半導体層2の表面には、P−型の拡散層5が形成されている。P−型の拡散層5の表面にN+型の拡散層6が形成されている。P−型の半導体層5の表面にはN+型の拡散層6に隣接してP+型拡散層7が形成されている。P−型の拡散層5に隣接したN−型の半導体層2の表面にはN+型の拡散層8が形成されている。N+型の拡散層6上の絶縁膜9にはコンタクトホールが開口され、このコンタクトホールを通して、N+型の拡散層6と電気的に接続されたカソード電極10が形成されている。P+型の拡散層7及びN+型の拡散層8上の絶縁膜9には、それぞれコンタクトホールが開口され、各コンタクトホールを通して、P+型の拡散層7とN+型の拡散層8とを接続する配線11(アノード電極)が形成されている。 (もっと読む)


【課題】犠牲層を介してInP系のデバイスを形成したときに、犠牲層としてAlAs単層を用いたときのデバイス特性よりも良好なデバイス特性を得ることができ、かつ、犠牲層をエッチングする際に、デバイス層もエッチングされてしまう虞のない半導体デバイスの製造方法を提供する。
【解決手段】保護膜35の平坦面35Aに支持基板10を接合もしくは接着したのち、InPと疑似格子整合するInAlAsからなる犠牲層42を、フッ酸を用いて選択的に除去することにより、InP基板41を、InP系のデバイス層21を含む支持基板10から剥離する。 (もっと読む)


【課題】本発明は、高周波帯域で動作する半導体装置の特性向上と製造コストの低減とを両立した半導体装置およびその製造方法を提供する。
【解決手段】同一の半絶縁性GaAs基板1上に積層された複数の半導体層を用いて複数の半導体素子が形成された半導体装置100であって、FET領域23を用いて形成されたFETと、FET領域23と隣接するHBT領域22を用いて形成されたHBTと、FET領域23とHBT領域22との間である素子分離領域24に設けられ、FET領域23とHBT領域22とを分離する分離溝25とを備え、分離溝25は、内壁面と該内壁面の端部とに接地電位を有する導電性金属層が形成されることにより、素子分離領域24を通過する素子間リーク電流を抑制する。 (もっと読む)


【課題】 エッチング量を工程内で測定し、フィードバックをかけることにより、エッチング量のばらつきを無くすことを実現する。
【解決手段】 半導体層が選択エッチングされることにより半導体素子が形成される半導体素子領域と、前記半導体層と同じ材質からなり、前記半導体素子が選択エッチングされた量を検査するモニタ用半導体素子が設けられたモニタ領域とを有することを特徴とする。 (もっと読む)


【課題】トレードオフの関係にあるHBTの特性上のメリットとHFETの特性上のメリットとを両立することが可能な半導体装置及びその製造方法を提供する。
【解決手段】Bi−HFETであって、HBTは、順次積層されたサブコレクタ層107、GaAsコレクタ層108、GaAsベース層109及びInGaPエミッタ層110を有し、サブコレクタ層107は、GaAs外部サブコレクタ領域107aと、GaAs外部サブコレクタ領域107a上に位置するGaAs内部サブコレクタ領域107bとを有し、GaAs外部サブコレクタ領域107a上には、メサ状のコレクタ部830と、コレクタ電極203とが離間して形成され、HFETは、GaAs外部サブコレクタ領域107aの一部により構成されたGaAsキャップ層105と、GaAsキャップ層105上に形成されたソース電極304及びドレイン電極305とを有する。 (もっと読む)


【課題】 偶発的に生成される層を異方性エッチングすることにより、エッチングを行う時間によるエッチングのばらつきを改善し、かつ任意の層を異方性エッチングで一定量エッチングすることにより、回り込みエッチングの制御性の向上を図ることを実現する。
【解決手段】 第1の層の表面に第2の層を積層したものに、前記第1の層を横方向にエッチングする半導体素子の製造方法において、前記第2の層側から前記第1の層側に向かって縦方向に異方性エッチングを行うステップと前記第1の層を横方向に等方性エッチングを行うステップとを有することを特徴とする。 (もっと読む)


【課題】大電流を含む変調電流で発光素子を低電圧駆動させることができるとともに、製造コストの点でも有利な駆動素子アレイを提供する。
【解決手段】パッシブマトリクス方式で電流駆動する発光素子21と、その発光素子21への電流供給を制御するカラム選択用トランジスタ31A及びライン選択用トランジスタ31Bとを有する駆動素子アレイ10であって、そのカラム選択用トランジスタ31Aとライン選択用トランジスタ31Bを、発光素子21と同一の基板19上に形成された縦型有機トランジスタであるように構成して上記課題を解決した。この縦型有機トランジスタ31A,31Bは、電流変調を容易に行うことができ、特に大面積の表示装置に用いる場合には大電流を発光素子列に供給することができる。さらに、縦型有機トランジスタ31A,31Bには、光吸収層又は光反射層を施す等の遮光処理がなされていることが好ましい。 (もっと読む)


【課題】二酸化ケイ素や窒化ケイ素など非常に薄い低応力誘電体材料と半導体層とで形成された可とう性の膜で集積回路(24、26、28、...30)を製造する汎用手法を提供する。
【解決手段】膜(36)の半導体層中に半導体デバイス(24、26、28...30)を形成する。最初に、標準厚さの基板(18)から半導体膜層(36)を形成し、次いで、基板の薄い表面層をエッチングまたは研磨する。他のバージョンでは、ボンディングされた従来の集積回路ダイ用の支持および電気的相互接続として可とう性膜を使用し、膜中の複数の層に相互接続部を形成する。1つのそのような膜に複数のダイを接続することができ、膜は次いでマルチチップ・モジュールとしてパッケージされる。 (もっと読む)


【課題】工程数を増加させることなく高速バイポーラトランジスタと高耐圧バイポーラトランジスタを同一半導体基板上に形成し、高耐圧バイポーラトランジスタを使用する回路の歪特性を低減できる半導体装置の製造方法の提供。
【解決手段】半導体基板101上に、コレクタの一部となる埋込み領域102を、第1、第2のバイポーラトランジスタの形成領域に同一工程で形成し、エピタキシャル層104を形成し、第1の縦型バイポーラトランジスタの形成領域においては、埋込み領域102をベース形成領域の全体に形成し、第2の縦型バイポーラトランジスタの形成領域においては、埋込み領域102をベース形成領域の1箇所に埋込み領域を形成しない領域を有して形成する。第2の縦型バイポーラトランジスタの埋込み領域を形成しない領域では、周囲からの不純物の拡散により、縦方向の拡散拡がり量が連続的に狭くなり、埋込み領域を形成しない領域が形成される。 (もっと読む)


【課題】メサ型半導体装置及びその製造方法において、耐圧を向上させると共にリーク電流を低減する。
【解決手段】半導体基板1の表面にN−型半導体層2を形成し、その上層にP型半導体層3を形成する。その後、P型半導体層3の表面から、PN接合部JC、N−型半導体層2、半導体基板1の厚さ方向の途中にかけてエッチングし、半導体基板1に近づくに従って幅が大きくなるメサ溝8を形成する。その後、前記エッチングにより生じたメサ溝8の内壁のダメージ層を、ウェットエッチングにより除去すると共に、P型半導体層3の表面に近い領域において、P型半導体層3の表面に近づくに従って幅が大きくなるようにメサ溝8を加工する。その後、半導体基板1及びそれに積層された各層からなる積層体をダイシングする。 (もっと読む)


【課題】ベース・エミッタをエピタキシャル成長により形成するバイポーラトランジスタにおいて、真性ベースを薄くして遮断周波数を向上すると同時に、厚い外部ベースを形成することでベース抵抗を低減する。
【解決手段】具体例を述べれば、ベース層をエピタキシャル成長した後に、低温アニールを行うことで、開口部周辺部分のシリコン・ゲルマニウム層に凸部ができるように変形させ、真性ベースのキャリア走行時間を増大させずにベース抵抗を低減する。 (もっと読む)


【課題】半導体集積回路装置の設計工数を低減する。
【解決手段】SOI基板1の半導体層において、互いに完全に電気的に分離された複数の単位バイポーラトランジスタQuを並列接続することにより、大電流容量を必要とするバイポーラトランジスタを構成する。また、所望の電流容量を与えるトランジスタは、幾何学的寸法が、実質的に同一サイズである複数の単位バイポーラトランジスタを、互いに電気的に並列接続することにより構成する。 (もっと読む)


61 - 80 / 205