説明

Fターム[4M104DD51]の内容

半導体の電極 (138,591) | 製造方法(特徴のあるもの) (30,582) | 電極材料の析出 (10,624) | 塗布、又は液体からの析出 (2,321)

Fターム[4M104DD51]の下位に属するFターム

Fターム[4M104DD51]に分類される特許

121 - 140 / 1,191


【課題】 本発明の目的は、電気特性の安定性に優れた有機半導体素子の製造方法と、有機半導体素子を提供することである。
【解決手段】上記課題は、ゲート電極形成工程と、ゲート絶縁膜形成工程と、ソース/ドレイン電極形成工程と、有機半導体膜形成工程と、有機半導体膜上に保護膜を形成する工程とを含み、前記有機半導体膜上に保護膜を形成する工程において、(a)炭酸プロピレン、アセトニトリル、ジメチルスルホキシドから選ばれる少なくとも1つの有機溶剤と、(b)有機溶剤(a)に可溶な有機化合物とを含有する保護膜形成液を用いて、ウェットプロセスにより前記保護膜を形成することを特徴とする有機半導体素子の製造方法により達成される。 (もっと読む)


【課題】カーボンナノチューブを用いて、高精細な配線を、簡単に、かつ生産性良く形成できる半導体装置の製造方法を提供する。
【解決手段】エアロゾルジェット手段により、カーボンナノチューブ含有分散液を、基板3上にエアロゾル状態にて吹き付け、電極1に接続するカーボンナノチューブからなる配線2を形成する。配線はカーボンナノチューブがネットワーク状に絡み合った構造になっているので導電性が高い。 (もっと読む)


【課題】 ウェット法により電極を形成した場合においても、マイグレーションによる不具合が起きず、配線抵抗も十分小さく、かつトランジスタ特性の優れた薄膜トランジスタを提供すること。
【解決手段】 基板10上にゲート電極、ゲート絶縁膜、ソース電極及びドレイン電極、有機半導体層を有する薄膜トランジスタにおいて、前記ソース電極及び前記ドレイン電極が3層の積層体からなり、かつ3層の積層体の膜厚が第1層目、第2層目、第3層目の順に薄くする薄膜トランジスタである。 (もっと読む)


【課題】触媒層の凝集を抑制し、また炭素の拡散性を制御して、欠陥の無いグラファイト膜を形成することができるグラフェン構造を含むグラファイト膜による配線パターンの形成方法の提供。
【解決手段】触媒層の凝集を抑制し、また炭素の拡散速度を適切に速度に調節することができる合金層又は積層体からなる触媒層を利用して、グラフェン構造を有するグラファイト膜で構成された配線パターンの形成方法を提供する。 (もっと読む)


【課題】簡単な工程で絶縁膜、半導体膜、導電膜等の膜パターンを有する基板を作製する方法、さらには、低コストで、スループットや歩留まりの高い半導体装置の作製方法を提供することを目的とする。
【解決手段】基板上に形成された絶縁膜、半導体膜又は導電膜上に接して第1の膜を形成する工程と、第1の膜上に第1のマスク材料を含有する溶液を吐出して第1の膜上に第1のマスクを形成する工程と、第1のマスクを用いて第1の膜をパターニングして絶縁膜、半導体膜又は導電膜表面上に塗れ性の低い領域と塗れ性の高い領域を形成する工程と、第1のマスクを除去する工程と、塗れ性の低い領域に挟まれた塗れ性の高い領域に、第2のマスク材料を含有する溶液を吐出して第2のマスクを形成する工程と、第2のマスクを用いて、パターニングされた第1の膜をエッチングするとともに絶縁膜、半導体膜又は導電膜をエッチングする。 (もっと読む)


【課題】導電性、透明性、フレキシブル性、導電性の面均一性に優れた透明電極と、該透明電極を用いた、寿命に優れた有機電子素子を提供する。
【解決手段】透明基板上に、少なくともパターン状に形成された金属粒子を含有する金属導電層と、少なくとも導電性ポリマーを含有するポリマー導電層を有し、かつ、該金属導電層が、該ポリマー導電層で被覆積層されている透明電極であって、該金属導電層表面の一部が絶縁層により被覆されている事を特徴とする透明電極及び有機電子素子。 (もっと読む)


【課題】金属酸化物膜と導電性高分子膜を積層してショットキー接合素子を形成する際に、従来よりもコストを抑え、且つ、所望の特性を有するショットキー接合素子を提供する。
【解決手段】少なくともタングステンをドープしたインジウムを含み、予めキャリア濃度が制御された金属酸化物膜と、導電性高分子膜との積層により構成される。 (もっと読む)


【課題】低温加熱(例えば300℃以下)によって良好な導電膜を形成可能な導電膜形成用材料、ならびに、これを用いた導電膜の形成方法を提供すること。
【解決手段】ギ酸銀および炭素数1〜10の脂肪酸銀から選ばれる少なくとも1種の銀塩と、アミン化合物と、該銀塩および該アミン化合物が可溶な有機溶媒と、を含有する導電膜形成用材料を、基材上に塗布して塗膜を形成し、該塗膜を300℃以下の温度で処理する。 (もっと読む)


【課題】UV露光でも電気的絶縁性が損なわれず、表面濡れ性の変化を利用して印刷法でソース・ドレイン電極のパターニングが可能なゲート絶縁層を有する薄膜トランジスタの製造方法を提供する。
【解決手段】基板7上にゲート電極42およびゲート絶縁層2が順次形成され、該ゲート絶縁層が形成されたゲート電極上に適宜の間隔でソース電極5aおよびドレイン電極5bが対向配置され、該間隔を含む領域に半導体層6が形成された薄膜トランジスタを、活性水素基と反応可能なメラミン誘導体および活性水素基を有する樹脂を含有する溶液を塗布・焼成し、紫外線照射で表面濡れ性が可変のゲート絶縁層を形成し、紫外線照射で該ゲート絶縁層の露光部位を親水性域に変え、親水性域に電極材料含有溶液を印刷法で塗布・乾燥し、ソース電極及びドレイン電極を形成して薄膜トランジスタを形成する。 (もっと読む)


【課題】安定な金属ナノ粒子組成物を用いて、数μmの厚みを有し、高いアスペクト比と、低いアニーリング温度を有するような導電性構造を調製するのに適した方法を提供する。
【解決手段】基板の上に導電性部分を作成する方法であって、可とう性のスタンプを金属ナノ粒子組成物で満たすことと、金属ナノ粒子組成物を基板の上に堆積させることと、堆積させている間または堆積させた後に、堆積した金属ナノ粒子組成物を加熱して導電性部分を作成することとを含む、方法。 (もっと読む)


【課題】 従来の方法と比較して、短時間で凹部の全体に導電材を埋め込むことができる技術を提供する。
【解決手段】 本願に係る導電材の埋め込み方法は、半導体装置の製造過程において表面に形成される凹部22に導電材を埋め込む方法に関する。この方法は、凹部22の少なくとも底面に露出する下地層10の表面に不純物24aを定着させる不純物定着工程と、不純物24aが定着した下地層10を利用して導電材をVLS成長させて、凹部の全体に導電材を埋め込むVLS成長工程とを有する。この方法では、VLS成長によって凹部22に導電材を埋め込むため、短時間で導電材を埋め込むことができる。 (もっと読む)


【課題】真空装置を使用せずに、トランジスタ等の半導体装置に適用できるMOS構造の積層膜を形成する。
【解決手段】成膜方法は、半導体膜3を有する基板に、ポリシラン溶液を塗布し、半導体膜3上にポリシラン膜5を形成する工程(STEP1)と、ポリシラン膜5上に、金属塩溶液を塗布し、金属イオン含有膜7を形成することにより、ポリシラン膜5をポリシロキサン膜5Aへ、金属イオン含有膜7を金属微粒子含有膜7Aへ、それぞれ改質する工程(STEP2)を備え、MOS構造の積層膜100を形成する。 (もっと読む)


【課題】インクからナノ粒子の集合体をより確実に取り除き、これによって機能性に優れたパターンを形成可能とする。
【解決手段】ナノ粒子を含むインクの調製方法であって、インクを遠心分離し、ナノ粒子の集合体を取り除くことを特徴とする。 (もっと読む)


【課題】ゲート誘電体の上に複数のシリサイド金属ゲートが作製される相補型金属酸化物半導体集積化プロセスを提供する。
【解決手段】形成されるシリサイド金属ゲート相の変化を生じさせるポリSiゲートスタック高さの変化という欠点のないCMOSシリサイド金属ゲート集積化手法が提供される。集積化手法は、プロセスの複雑さ最小限に保ち、それによって、CMOSトランジスタの製造コストを増加させない。 (もっと読む)


【課題】大気雰囲気下であっても酸化されにくく、機能的にも劣化しにくい電荷注入層を備えた有機薄膜トランジスタを提供する。
【解決手段】ゲート電極20Aと、第1のソース/ドレイン電極60Aと、第2のソース/ドレイン電極60Bと、前記第1および第2のソース/ドレイン電極と前記ゲート電極との間に設けられる有機半導体層40と、前記第1および第2のソース/ドレイン電極と前記有機半導体層の間において、前記第1および第2のソース/ドレイン電極に接して配置される電荷注入層50とを備える有機薄膜トランジスタ10において、前記電荷注入層は、電荷注入特性を有するイオン性ポリマーを含有する、有機薄膜トランジスタ。 (もっと読む)


【課題】不良を抑制しつつ微細化を達成した半導体装置の提供を目的の一とする。
【解決手段】平坦な表面上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜に研磨処理を行うことにより導電膜表面を平坦化し、導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する。 (もっと読む)


【課題】微細パターン形成が可能であり、かつ、貴金属材料の使用量が少なくでき、低コスト化が可能な電極を形成できる感光性ペースト組成物を提供する。
【解決手段】樹脂粒子表面を金属で被覆した金属被覆樹脂粒子、反応性モノマー、カルボキシル基を含有するポリマーおよび光重合開始剤を含有する感光性ペースト組成物とする。 (もっと読む)


【課題】半導体素子を破壊することを防止しつつ半導体素子の金属膜に対し安価に成膜できるとともに容易に厚膜化できる成膜付半導体素子の製造方法を提供すること。
【解決手段】シリコン層11に重ねてアルミ膜12を有する半導体素子10に対しコールドスプレー装置30によって成膜する成膜付半導体素子の製造方法は、第1工程と、第2工程とを有する。第1工程では、コールドスプレー装置30が、アルミ膜12の厚さV1より小さい粒径R1の第1銅粉末41を噴射することにより、アルミ膜12の表面に下地層21を形成する。第2工程では、コールドスプレー装置30が、第1銅粉末の粒径R1より大きく且つ下地層21の表面からアルミ膜12とシリコン層11との境界面までの寸法V2より小さい粒径R2の第2銅粉末42を噴射することにより下地層21に重ねて厚膜層22を形成する。 (もっと読む)


【課題】基板やゲート絶縁膜の露出表面と、ソース電極およびドレイン電極の露出表面とに、良好で均一な膜質の半導体薄膜を設けることが可能な薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタ1aは、有機材料または酸化物材料またはシリコン系材料からなるゲート絶縁膜(絶縁層)15上に、導電性酸化物材料からなる酸化物材料層17-aとこの上部の金属材料層17-bとからなるソース電極およびドレイン電極が設けられたものである。そしてゲート絶縁膜(絶縁層)15とソース電極17sおよびドレイン電極17dとにおける酸化物材料層17-aとの露出面が、自己組織化膜19で覆われており、この自己組織化膜19で覆われた上部のソース電極17s−ドレイン電極17d間にわたって半導体薄膜21が設けられている。 (もっと読む)


【課題】本発明は酸化アンチモン(antimony oxide)を添加してボーイング(bowing)の減少、ビードの発生の抑制及び光電変換効率を向上させることができるアルミニウムペースト及びこれを利用した太陽電池を提供するものである。
【解決手段】本発明は、アルミニウム粉末、有機ビヒクル及び酸化アンチモンを含むと共に、前記酸化アンチモンが全体ペースト中0.001質量%以上1.0質量%未満含まれているアルミニウムペースト及びこれを利用した太陽電池に関するものであり、本発明のアルミニウムペーストを利用した太陽電池は、ボーイング現象が減少しビードが発生しなく、光電変換効率に優れた特性を示す。 (もっと読む)


121 - 140 / 1,191