説明

Fターム[5F003BE90]の内容

バイポーラトランジスタ (11,930) | エミッタ (1,226) | 形状、段付エミッタ、エミッタメサ (391)

Fターム[5F003BE90]に分類される特許

81 - 100 / 391


【課題】結晶薄膜を有する半導体基板の設計および上記結晶薄膜の膜質および膜厚の制御を容易にできる半導体基板を提供する。
【解決手段】ベース基板と、ベース基板上に、一体にまたは分離して設けられ、化合物半導体の結晶成長を阻害する阻害層とを備え、阻害層は、ベース基板まで阻害層を貫通する複数の開口を有する複数の第1開口領域を有し、複数の第1開口領域のそれぞれは、内部に同一の配置で設けられた複数の第1開口を含み、複数の第1開口の一部は、電子素子が形成されるべき第1化合物半導体が設けられている第1素子形成開口であり、複数の第1開口の他の一部は、電子素子が形成されない第1ダミー開口である半導体基板を提供する。 (もっと読む)


【課題】ESD耐量を向上させたESD保護素子を提供する。
【解決手段】本発明によるESD保護素子は、バイポーラトランジスタを用いたESD保護素子である。バイポーラトランジスタは、第1端子(Pad)に接続されるコレクタ拡散層7とエミッタ端子とを備えるバイポーラトランジスタと、第2端子(GND)からエミッタ拡散層4を介してコレクタ拡散層7に至る複数の電流経路上のそれぞれに設けられた電流制御抵抗11とを具備する。 (もっと読む)


【課題】アスペクト比の高いサブミクロンサイズのエミッタ電極パタンを線幅制御性良く形成することを可能とするヘテロ接合バイポーラトランジスタの製造方法を提供すること。
【解決手段】エミッタコンタクト層6上にTi層(図示せず)、エッチングストッパー用のW層7、Au層8、エッチングマスク用W層9、フォトレジストパタン10を形成し、フォトレジストパタン10をマスクとしてエッチングマスク用W層9を選択的に除去することによってWパタン9とし、Wパタン9をマスクとして、Au層8を、酸素ガスを含有する混合ガスを用いる反応性イオンエッチング法により選択的に除去し、Wパタン9をマスクとして、エッチングストッパー用のW層7、Ti層を選択的に除去することを特徴とするヘテロ接合バイポーラトランジスタの製造方法を構成する。 (もっと読む)


【課題】電子デバイスのスイッチング速度等の性能を向上させる。半導体基板の結晶性を向上させる。
【解決手段】ベース基板と、絶縁層と、SiGe1−x結晶層とをこの順に有する半導体基板であって、SiGe1−x結晶層上に設けられる阻害層と、SiGe1−x結晶層に格子整合または擬格子整合している化合物半導体とを備え、阻害層はSiGe1−x結晶層にまで貫通する開口を有し、かつ化合物半導体の結晶成長を阻害する半導体基板を提供する。また、上記開口の内部でSiGe1−x結晶層に格子整合または擬格子整合する化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】安価なSi基板に化合物半導体の結晶薄膜を形成する。
【解決手段】ベース基板と、絶縁層と、Si結晶層とをこの順に有する半導体基板であって、Si結晶層上に設けられてアニールされたシード結晶と、シード結晶に格子整合または擬格子整合している化合物半導体とを備える半導体基板を提供する。また、サブストレートと、サブストレート上に設けられた絶縁層と、絶縁層上に設けられたSi結晶層と、Si結晶層上に設けられてアニールされたシード結晶と、シード結晶に格子整合または擬格子整合している化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】安価なSi基板に化合物半導体の結晶薄膜を形成する。
【解決手段】ベース基板と、絶縁層と、SiGe1−x結晶層(0≦x<1)とをこの順に有する半導体基板であって、SiGe1−x結晶層(0≦x<1)は少なくとも一部の領域がアニールされており、少なくとも一部の領域でSiGe1−x結晶層(0≦x<1)に格子整合または擬格子整合している化合物半導体を備える半導体基板を提供する。また、サブストレートと、サブストレート上に設けられた絶縁層と、絶縁層上に設けられて少なくとも一部の領域がアニールされたSiGe1−x結晶層(0≦x<1)と、少なくとも一部の領域でSiGe1−x結晶層(0≦x<1)に格子整合または擬格子整合している化合物半導体と、化合物半導体を用いて形成された半導体デバイスとを備える電子デバイスを提供する。 (もっと読む)


【課題】製造後に電流増幅率hFE特性を変化させることができるバイポーラトランジスタを備えた半導体装置を提供する。
【解決手段】P型半導体層1に、N型拡散層からなるコレクタ3、P型拡散層からなるベース5、N電型拡散層からなるエミッタ7が形成されてバイポーラトランジスタが形成されている。そのバイポーラトランジスタはベース5上及びコレクタ3にゲート絶縁膜9を介してゲート電極11を備えている。コレクタ3にはコレクタ配線13が接続されている。ベース5にはベース配線15が接続されている。エミッタ7にはエミッタ配線17が接続されている。ゲート電極11にはゲート電極配線19が接続されている。配線13,15,17,19は互いに電気的に絶縁されている。 (もっと読む)


【課題】SOA(安全動作領域)拡大と良好な静特性とを同時に達成するトランジスタを提供する。

【解決手段】第1導電型のコレクタ層(2)と、前記コレクタ層上に形成される第2導電型のベース層(3)と、前記ベース層上に島状に形成される第1導電型のエミッタ層(4)と、前記ベース層とベース電極(11)とが電気的に接続されるとベースコンタクト(11’)と、前記エミッタ層とエミッタ電極(12)とが電気的に接続されるエミッタコンタクト(12’)と、を有する半導体装置であって、
平面的に見て前記ベースコンタクトと前記エミッタコンタクトとの間に形成されるトレンチ(6)を備えることを特徴とする半導体装置。 (もっと読む)


本発明は、シリコンカーバイド(SiC)バイポーラ接合トランジスタ(BJT)に関し、当該トランジスタ上のエミッタコンタクトとベースコンタクトと(1、2)の間の表面領域には、バルクSiC内の電位と比較して負の表面電位が与えられている。
(もっと読む)


【課題】統合型のインテリジェントスイッチデバイス、統合型の入力信号・伝達ICまたは統合型のパワーICなどに用いられる横型MOSFETにおいて、複雑な分離構造を用いずに、より小さいチップ面積で高ESD耐量および高サージ耐量を具えた半導体装置を提供する。
【解決手段】P型半導体よりなるエミッタ領域25、ベース領域として機能するNウェル領域10およびP型エピタキシャル成長層13およびP型半導体基板12をコレクタとするベースオープンの縦型バイポーラトランジスタの表面電極26と、横型MOSFETのドレイン電極22とを金属電極配線27により電気的に接続し、高ESD電圧や高サージ電圧が印加されたときに、ベースオープンの縦型バイポーラトランジスタの動作によりESDおよびサージエネルギーを吸収するとともに、破壊に至る横型MOSFETの降伏耐圧以下の電圧に制限する。 (もっと読む)


【課題】高耐圧化及び高温動作を実現できる、HBTとFETを備える半導体装置を提供する。
【解決手段】本発明に係る半導体装置100は、基板101の上に順時積層されたn+型GaN層103及びn型GaN層104と、p型InGaN層105と、アンドープGaN層106及びn型AlGaN層107と、HBT領域121のn+型GaN層103と電気的に接続されたコレクタ電極114と、HBT領域121のp型InGaN層105と電気的に接続されたベース電極113と、HBT領域121のn型AlGaN層107と電気的に接続されたエミッタ電極112と、HFET領域120のn型AlGaN層107と電気的に接続されたソース電極109及びドレイン電極111と、n型AlGaN層107の上に形成されたゲート電極110とを備える。 (もっと読む)


【課題】線形性に優れた半導体抵抗素子を提供する。
【解決手段】本発明の半導体装置は、GaAs基板101上に形成され、3−5族化合物半導体から構成されるHBT130と、GaAs基板101上に形成され、HBT130を構成する半導体エピタキシャル層の少なくとも1層から構成される半導体抵抗素子120とを備え、半導体抵抗素子120は、ヘリウム不純物を含む。 (もっと読む)


【課題】耐破壊性に優れたヘテロ接合バイポーラトランジスタを提供する。
【解決手段】サブコレクタ層と、第1コレクタ層、第2コレクタ層、第3コレクタ層及び第4コレクタ層を有しサブコレクタ層上に形成されたコレクタ層と、コレクタ層上に形成されたベース層と、ベース層上に形成され、ベース層を構成する半導体よりも大きなバンドギャップを有する半導体から構成されるエミッタ層とを備え、第1コレクタ層は、第2コレクタ層、第3コレクタ層及び第4コレクタ層を構成する半導体と異なる半導体から構成されてサブコレクタ層上に形成され、第4コレクタ層は、第2コレクタ層の不純物濃度よりも低い不純物濃度で第1コレクタ層上に形成され、第2コレクタ層は、サブコレクタ層の不純物濃度よりも低く第3コレクタ層の不純物濃度よりも高い不純物濃度で第4コレクタ層上に形成され、第3コレクタ層は、第2コレクタ層とベース層との間に形成される。 (もっと読む)


【課題】最終的なコレクタを薄層化しつつ、広い線幅のSiO細線を例とする絶縁物細線の埋め込みを可能にし、低消費電力での超高速動作が可能なバイポーラトランジスタの製造方法を提供すること。
【解決手段】半絶縁性基板1上にサブコレクタ層2を形成する工程と、サブコレクタ層2上に絶縁物3の細線を形成する工程と、サブコレクタ層2および絶縁物3の細線を覆うコレクタ層4を形成する工程とを有するバイポーラトランジスタの製造方法において、前記サブコレクタ層2および絶縁物3の細線を覆うコレクタ層4を形成する工程は、コレクタ層2の表面をエッチングする工程を含むことを特徴とするバイポーラトランジスタの製造方法を構成する。 (もっと読む)


【課題】ボンディングパッドの剥がれを防止し、かつボンディングパッド間におけるリーク電流の発生を防止することができる半導体装置及びその製造方法を提供すること。
【解決手段】HBT(ヘテロ構造バイポーラトランジスタ)が構成要素の1つとして集積された半導体装置110は、半絶縁性InP基板11上に、順次、エッチングストップ層12、コレクタコンタクト層13、コレクタ層14、傾斜コレクタ層15、セットバック層16、ベース層17が形成された構成を有し、ベース層17はInGaAsで構成された薄膜であってPを含まず、このベース層17上にSiN23が形成され、SiN23上にボンディングパッド25が形成された構成を有する。 (もっと読む)


【課題】高速化されたバイポーラ型半導体装置およびその製造方法を提供する。
【解決手段】
コレクタ領域10と、コレクタ領域10上に配置されたベース領域12と、ベース領域12上に配置されたエミッタ領域14と、ベース領域12上に配置され、エミッタ領域14と共通に形成されたエミッタパッド領域34と、ベース領域12上に配置され、複数のベースコンタクトCBを介してベース領域12と接続されたベース電極20と、エミッタ領域14上に配置されたエミッタ電極18と、ベース領域12近傍のエミッタパッド領域34上に配置されたエミッタパッド電極24とを備えるバイポーラ型半導体装置およびその製造方法であり、さらにエミッタパッド領域34上に配置された絶縁層26を備えていても良く、その際、エミッタパッド電極24は、絶縁層26上に配置される。 (もっと読む)


【課題】寄生容量を低減しつつ、トランジスタが形成される半導体層に歪応力を与える。
【解決手段】半導体層3に形成されたコレクタ層3aの表面および裏面にストレス印加層5を形成し、ストレス印加層5を介して埋め込み絶縁層6上に配置されたベース層9をコレクタ層3aの側壁に選択的に形成し、ベース層9の側壁を絶縁膜10から露出させる開口部12を形成し、開口部12を介してベース層9の側壁に接続されたエミッタ層13aを埋め込み絶縁層6上に形成する。 (もっと読む)


半導体発光素子は、エミッタとコレクタ領域の間のベース領域を有するヘテロ結合バイポーラ発光トランジスタと、エミッタ、ベース、およびコレクタ領域それぞれで、結合電気信号ためのエミッタ、ベース、およびコレクタ電極と、前記ベース領域の中に量子サイズ領域とを備え、前記ベース領域は、前記量子サイズ領域のエミッタ側上に第1のベースサブ領域と、前記量子サイズ領域のコレクタ側上に第2のベースサブ領域を備え、前記第1と第2のベースサブ領域は非対称バンド構造を有する。2端子半導体構造から光放射を生み出すための方法は、第1の伝導型のエミッタ領域と、第1の伝導型の領域と反対に第2の伝導型のベース領域の間に第1の半導体接合、および前記ベース領域とドレイン領域との間に第2の半導体接合を含む半導体構造を提供するステップと、前記ベース領域の間に量子サイズ効果を示す領域を提供するステップと、前記エミッタ領域に結合されたエミッタ電極を提供するステップと、前記ベース領域と前記ドレイン領域に結合されたベース/ドレイン電極を提供するステップとを含み、前記半導体構造から光放射を得るため、前記エミッタおよび前記ベース/ドレイン電極に信号を印加する。 (もっと読む)


【課題】耐熱性の低い部分を有する基板であっても加熱処理が可能となる、基板の熱処理方法を提供する。
【解決手段】熱処理される被熱処理部を備えるベース基板を熱処理して半導体基板を製造する方法であって、電磁波を吸収して熱を発生し、被熱処理部を選択的に加熱する被加熱部をベース基板上に設ける段階と、ベース基板に電磁波を照射する段階と、被加熱部が電磁波を吸収することにより発生する熱によって、被熱処理部の格子欠陥密度を低減する段階とを備える半導体基板の製造方法を提供する。 (もっと読む)


【課題】耐熱性の低い部分を有する基板に加熱処理をして半導体基板を製造する。
【解決手段】単結晶層を有し熱処理される被熱処理部と、熱処理で加えられる熱から保護されるべき被保護部とを備えるベース基板を熱処理して半導体基板を製造する方法であって、被保護部の上方に、ベース基板に照射される電磁波から被保護部を保護する保護層を設ける段階と、ベース基板の全体に電磁波を照射することにより被熱処理部をアニールする段階とを備える半導体基板の製造方法を提供する。 (もっと読む)


81 - 100 / 391