説明

Fターム[5J055AX00]の内容

電子的スイッチ (55,123) | 目的、効果 (5,153)

Fターム[5J055AX00]の下位に属するFターム

Fターム[5J055AX00]に分類される特許

61 - 80 / 197


【課題】本発明は、誘導負荷に流れる負荷電流を止めなくても、負荷電流の電流検出部のオフセットを検出して補正をすることができる、誘導負荷制御装置の提供を目的とする。
【解決手段】誘導負荷30に流れる負荷電流の電流検出値を出力する電流検出回路12と、電流検出値に電流検出回路12のオフセットを反映することにより電流検出値を補正した補正検出値を出力する補正回路13と、負荷電流の電流値がその指示値に一致するように、補正検出値に基づいて、誘導負荷30を駆動するためのPWM信号のデューティ比を制御する制御回路14とを備えており、制御回路14は、負荷電流の電流値が安定した状態での制御方式を、閉ループ制御からその閉ループ制御で制御されていたデューティ比を維持するように制御する開ループ制御に切り替え、開ループ制御に切り替えられた状態で電流検出回路12のオフセットが検出される、誘導負荷制御装置。 (もっと読む)


【課題】正確に検出電流を出力することができる電流検出装置を提供する。
【解決手段】メインFETQ11が車載バッテリVBと負荷10との間に接続されている。センスFETQ12のドレイン及びゲートがそれぞれメインFETQ11のドレイン及びゲートに接続されている。OPアンプOP1は、メインFETQ11及びセンスFETQ12のソース電圧がそれぞれ正相入力及び逆相入力に接続されると共にその出力が逆相入力にフィードバックされている。OPアンプOP2は、センスFETQ12のソース電圧が正相入力に供給されると共に出力が逆相入力にフィードバックされている。そして、OPアンプOP2の出力をOPアンプOP1の逆相入力に接続して、センスFETQ12のソース電圧がOPアンプOP2を介してOPアンプOP1の逆相入力に供給されるように設けられている。 (もっと読む)


【課題】回路を構成する二重ゲート電界効果トランジスタの動作モードを、回路組み上げ後に適宜変更できるようにした二重ゲート電界効果トランジスタを用いたMOSトランジスタ回路およびCMOSトランジスタ回路を提供する。
【解決手段】二重ゲート電界効果トランジスタを用いたMOSトランジスタ回路は、二重ゲート電界効果トランジスタX1(21)の第1ゲートG1に第1の入力信号in1を加え、第2ゲートG2に選択回路11aを接続し、その選択回路11aに第1の入力信号in1と第2の入力信号in2を加え、選択回路11aにより第1の入力信号in1または第2の入力信号in2を選択して第2ゲートG2に加える。第2ゲートG2に切り替えて入力される入力信号に応じて、3端子動作又は4端子動作を行わせる。 (もっと読む)


【課題】電子装置およびその外部電源供給装置の制御方法を提供する。
【解決手段】本発明による電子装置1は、オン状態とオフ状態を有する外部電源供給装置5と電気接続し、該電子装置はスイッチモジュール2と、内部電源モジュール3とを含み、スイッチモジュールが触発されると、スイッチ信号を生成する。内部電源モジュールは、スイッチ信号を受信し、トリガ信号を生成して、外部電源供給装置に伝送することにより、外部電源供給装置をオフ状態からオン状態に切り換え、該外部電源供給装置は、電子装置に電源を供給する。 (もっと読む)


【課題】 保護スイッチングとして使用されることができ、信頼度を非常に高くすることができる電子回路ブレーカおよび保護スイッチングを提供する方法を提供すること。
【解決手段】 電力供給分配システムにおける保護スイッチングシステムは、通常モードにおいて電力供給ラインを介して電流を伝導するよう構成された制御可能な半導体を備える少なくとも1つの保護スイッチ(25)と、少なくとも1つの保護スイッチを、少なくとも1つの保護スイッチを流れる電流が通常モードに比べて低減される試験モードにするよう構成された制御ユニット(27)と、試験モードが適用されると影響を受ける電力供給ラインにおける少なくとも1つの電気的特性の試験モード値を登録する登録手段(28、29)と、少なくとも1つの電気的特性を評価し、評価に基づき、動作がとられるべきかどうか決定するよう構成された監視ユニット(30;47)と、を備える。正常に機能しないことが検出された場合、警報が発せられ、サービス人員に保護スイッチが取り替えられるべきであることを示す。
(もっと読む)


【課題】安定した参照電圧生成が可能であり且つ適切なタイミングで起動信号を生成できる電源回路ユニットを備えた半導体集積回路を提供する。
【解決手段】半導体装置は、外部電源が投入されたことを検出して第1検出信号を出力する外部電源検出回路と、前記外部電源に基づいて内部電源電圧を生成する内部電源電圧生成回路と、前記第1検出信号に応答して第1参照電圧を生成する参照電圧生成回路と、前記参照電圧が所定電圧になったことを検出して第2検出信号を出力する参照電圧検出回路と、前記第2検出信号に応答して前記第1参照電圧に依存した第2参照電圧に基づいて、容量素子が負荷として結合されるバイアス電圧を生成するバイアス電圧生成回路と、前記第2検出信号に応答して前記バイアス電圧と前記外部電源の電圧もしくは前記内部電源電圧に依存したモニタ電圧とを比較してスタート信号を出力する電源電圧検出回路とを含む。 (もっと読む)


本発明は、接触式ICカードに電源を供給する電源インターフェース回路を具現するにあたって、さらに簡単な構成で且つ安定して電源を供給することができる技術に関する。本発明による電源インターフェース回路は、外部から供給される電源制御信号を反転及び増幅して出力する電源制御部と、前記電源制御部の出力信号によって相補型トランジスタ部の接地端子側トランジスタのオン/オフ動作を制御するスイッチングダイオード部と、前記電源制御部から直接入力される制御信号と前記スイッチングダイオード部を介して入力される制御信号によって相補型トランジスタが互いに相反する動作を行いながら電源端子電圧を電源出力部側に伝達するか、または当該電源出力部のカード電源端子を接地電圧のレベルにミューティングさせる相補型トランジスタ部と、前記相補型トランジスタ部の動作によって、当該相補型トランジスタ部を介して入力される電圧をICカードのカード電源端子に出力するか、またはカード電源端子を接地電圧のレベルに維持する電源出力部と、を備えて構成されることを特徴とする。 (もっと読む)


【課題】製造プロセスのマージンを削ることなく、オフセットの補正が可能なラッチ型コンパレータ、及びこれを用いた、オフセットの補正が可能な多値論理の復調回路を提供する
【解決手段】本発明によるラッチ型コンパレータは、クロスカップルされた2つのCMOSインバータからなるフリップフロップを含み、フリップフロップの4個のトランジスタの各々のソースと電源/接地間には伝達トランジスタを介して抵抗と設定電流可変の定電流源が接続され、フリップフロップの差動出力は各々伝達トランジスタを介して差動入力に接続され、全ての伝達トランジスタのゲートは、差動クロック入力のいずれかに接続されていることを特徴とする。 (もっと読む)


【課題】製造後であっても、電源スイッチの特性を変更できるようにする。
【解決手段】本発明に係る半導体集積回路1は、複数の電源線2,3間の接続を切り換える複数の電源スイッチ5を有する半導体集積回路1であって、前記電源スイッチ5の少なくとも1つは、複数の前記電源線2,3間に接続されたトランジスタ40と、設定値を保持する設定値保持部42と、前記設定値に基づいて、前記トランジスタ40の接続状態を切り換える接続制御信号を、複数の制御信号の中から選択する選択部41とを有する。 (もっと読む)


【解決手段】クロック・ゲーティング・セルは、入力イネーブル・ロジック及び出力ロジック回路と接続しているラッチを備え、ラッチは、出力ロジック回路の入力ノードでプル・アップ及び/またはプル・ダウン回路、及びクロック・ゲーティングセルが有効である場合、プル・アップ及び/またはプル・ダウン回路によって、出力ロジック回路入力ノードの早期充電または早期放電を防止する回路を備えている。 (もっと読む)


【課題】 カウント入力回路への被カウント信号配線は変更することなく、その被カウント信号をカウントするカウンタを変更したり、あるいは1のカウンタ入力回路へ供給される被カウント信号を、複数のカウンタへ並列に供給することを可能とする。
【解決手段】 入力回路(11−1〜4)の各出力端とカウンタ(13−1〜4)の各入力端との間には分配切替回路(12)が介在され、分配切替回路は、入力回路の各出力端のそれぞれに接続される入力側端子(IN0〜IN1)と、カウンタの各入力端のそれぞれに接続される出力側端子(OUT1〜OUT4)とを有し、かつ入力側端子のそれぞれと出力側端子のそれぞれとの間における導通又は非導通は、任意に設定可能とされる。 (もっと読む)


【課題】ゲートドライバおよびその操作方法を提供する。
【解決手段】本発明は、液晶ディスプレイ装置に用いられる複数の直列されたシフトレジスタを有するゲートドライバに関する。各前記シフトレジスタは前記液晶ディスプレイ装置における一行の画素にゲートライン駆動信号を提供するのに用いられる。前記ゲートライン駆動信号はフロントパルスとリアパルスを有し、前記シフトレジスタはフロントパルス発生部とリアパルス発生部を有して対応するパルスを発生する。各前記パルス発生部は第1プルアップ回路を有して電圧レベルを発生し、これにより第2プルアップ回路におけるスイッチ素子を導電状態に維持させる。従って、対応するクロック信号に応じてフロントパルスまたはリアパルスを発生し、及び2つのプルダウン回路は、前記電圧レベルに応じてプルダウン周期のみで前記フロントパルスまたはリアパルスを発生させる。 (もっと読む)


【課題】発振回路において発振動作が行われているか否かを判定する発振停止検出回路を内蔵した半導体集積回路において、電源電位が立ち上がる際の誤検出を防止する。
【解決手段】この半導体集積回路は、クロック信号又は反転クロック信号がゲートに印加されて交互にオン/オフする複数のトランジスタが直列に接続され、第1の電源電位から正の電荷を移送するトランジスタ列と、複数のトランジスタによって移送される電荷を蓄積する複数のコンデンサと、最終段のコンデンサの端子をプルダウンするプルダウン素子と、最終段のコンデンサの端子の電位がゲートに印加され、第2の電源電位がソースに供給されるNチャネルMOSトランジスタと、該NチャネルMOSトランジスタのドレインをプルアップするプルアップ素子と、該NチャネルMOSトランジスタのドレイン電位に基づいて出力信号を生成する論理回路とを具備する。 (もっと読む)


【課題】少ない制御線で複数個のスイッチの自在な制御を実現する。
【解決手段】電子部品装置は、複数個のスイッチSW−1〜SW−Nと、スイッチ制御回路1とを備える。スイッチ制御回路1は、複数のスイッチ制御パタンを記憶するスイッチ制御パタン記憶部11と、外部から入力されるスイッチ制御パタン選択信号に応じて複数のスイッチ制御パタンのうち1つのスイッチ制御パタンを選択してスイッチSW−1〜SW−Nに出力するスイッチ制御パタン選択回路12とから構成される。 (もっと読む)


【課題】 冗長構成とすることなく、デバイスの運用を中断せずに機能の更新が可能となると共に、冗長分のコスト及び消費電力を削減できるプログラマブルロジックデバイス、カード及び伝送装置を提供する。
【解決手段】 FPGA10は、入力される入力信号を複数に分配し、論理ブロックに既に構成された論理回路1及び論理ブロックに新規に構成される新規な論理回路11に対して、分配された信号を出力する分配回路部2と、論理回路1及び新規な論理回路11からの各出力信号のうちいずれかを選択するセレクタ回路部3と、新規な論理回路11に出力信号を出力するように分配回路部2を制御すると共に、新規な論理回路11からの出力信号を出力するようにセレクタ回路部3を制御する切り替え制御部4と、を備える。 (もっと読む)


【課題】面積を小さくでき、かつ、消費電流の変化を抑制して安定した動作を行う半導体集積回路の全体消費電流を制御する電流変動制御装置を提供する。
【解決手段】電流変動制御装置は、本来的用途に応じて設けられている複数の既存内部回路Bを選択的に活性化させて調整用の消費電流を生じさせる電流制御回路と、内部回路Aのリセット解除およびリセット投入を制御するリセット制御信号を出力するとともに電流制御回路に動作許可を与える動作許可信号を出力するリセット制御回路と、を備える。電流制御回路は、既存内部回路Bに活性化制御信号を出力し、内部回路Aのリセット解除前に既存内部回路Bを順次選択して活性化させることによりこれら既存内部回路Bによる調整用消費電流を徐々に上昇させ、内部回路Aのリセット解除時に既存内部回路Bの活性化を停止させる。 (もっと読む)


【課題】切断したヒューズにグローバックが発生した場合にも、正確なヒューズデータを生成し得るヒューズ装置を提供する。
【解決手段】切断したグローバック検出用ヒューズf0の抵抗値と、第一の基準抵抗R0の抵抗値の差に基づく検出信号Xを生成するグローバック検出部11と、検出信号Xに基づいて抵抗値が変化する第二の基準抵抗TN9の抵抗値と、ヒューズデータ生成用ヒューズf1,f2,fnの抵抗値との比較結果をヒューズデータDAとして出力するヒューズ部13aとを備えた。 (もっと読む)


【課題】アナログ電圧を、アナログスイッチ20を介してコンデンサ11に接続/切り離し、アナログ電圧をコンデンサ11に保持する構成のサンプルホールド回路では、アナログスイッチを構成するMOSFETのゲートの容量成分によってオンオフを制御する制御信号が変化したときに発生する漏れ電流のためにコンデンサに蓄積された電荷が変化し、正確な電圧を保持することができなかったという課題を解決する。
【解決手段】アナログスイッチ20と逆方向に動作するアナログスイッチ30をアナログスイッチ20に並列に接続するようにした。2つのアナログスイッチの漏れ電流の方向が逆なるので、漏れ電流がキャンセルされ、正確な電圧を保持することができる。 (もっと読む)


【課題】入力されたクロックが適切なものであるか常時監視することができ、クロックの切り替えを常時適切に行うことができるようにする。
【解決手段】判定回路10に固定クロックCLK1を常時入力する。判定回路10では、その常時入力される固定クロックCLK1に基づいて対象クロックCLK2の状態を監視し、対象クロックCLK2が入力停止状態にあるか、もしくは対象クロックCLK2の周波数が所定の周波数の範囲外にあるか否かを判断する。固定クロックCLK1を常時入力としているため、常にクロックの判定を行うことが可能であり、固定クロックCLK1から対象クロックCLK2へ、または対象クロックCLK2から固定クロックCLK1への切り替えが常時可能となる。また、対象クロックCLK2の入力停止状態から所望とするクロックの周波数範囲の判定まで、切れ目のない判定が可能となる。 (もっと読む)


【課題】本発明は、入力端子に入力された信号を増幅して複数の出力端子に分配する状態と、入力端子に短絡した一の出力端子に出力する状態とを、一の出力端子から出力される信号が途切れないよう切替える分配装置及び当該分配装置を備えた録画装置を提供する。
【解決手段】MCU201は、分配回路から短絡回路に切替える場合、FET202をオン状態にして入力端子21を第3出力端子24に短絡する短絡回路を接続し、所定時間経過後にダイオードD1、D2をオフ状態にして増幅器AMP、分配器203及び減衰器ATT等からなる分配回路から入力端子21及び第3出力端子24を開放する。MCU201は、短絡回路から分配回路に切替える場合、ダイオードD1、D2をオン状態にして分配回路に入力端子21及び第3出力端子24を接続し、所定時間経過後にFET202をオフ状態にして短絡回路を開放する。 (もっと読む)


61 - 80 / 197